參數(shù)資料
型號: MB90580
廠商: Fujitsu Limited
英文描述: 16-BIT MICROCONTROLLER
中文描述: 16位微控制器
文件頁數(shù): 6/395頁
文件大小: 3478K
代理商: MB90580
第1頁第2頁第3頁第4頁第5頁當前第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁
vi
MB90580 Series
6.4.3 Watch mode ........................................................................................................................69
6.4.4 Stop mode ...........................................................................................................................69
6.4.5 Hardware standby mode .....................................................................................................70
6.4.6 CPU intermittent operation function .....................................................................................70
6.4.7 Setting the main clock oscillation stabilization waiting period ..............................................71
6.4.8 Switching the machine clock ...............................................................................................71
6.4.9 State transition .....................................................................................................................73
Chapter 7 Interrupt ...........................................................................................................................................81
7.1 Outline ...........................................................................................................................................81
7.2 Causes of Interrupt ........................................................................................................................82
7.3 Interrupt Vector .............................................................................................................................83
7.4 Hardware Interrupt ........................................................................................................................84
7.4.1 Overview ..............................................................................................................................84
7.4.2 Structure ..............................................................................................................................84
7.4.3 Operation .............................................................................................................................84
7.4.4 Hardware Interrupt Ocurrence When Internal Resource Is Being Accessed ......................87
7.4.5 Interrupt Inhibit Instruction ...................................................................................................87
7.4.6 Multiple Interrupts ................................................................................................................87
7.4.7 Register Saving In Stack Upon Interrupt .............................................................................87
7.4.8 Precaution in Using Hardware Interrupt ..............................................................................87
7.5 Software Interrupt ..........................................................................................................................88
7.5.1 Overview ..............................................................................................................................88
7.5.2 Structure ..............................................................................................................................88
7.5.3 Operation .............................................................................................................................89
7.5.4 Others ..................................................................................................................................89
7.6 Extended intelligent I/O service (EI2OS) .......................................................................................90
7.6.1 Overview ..............................................................................................................................90
7.6.2 Structure ..............................................................................................................................91
7.6.3 Operation .............................................................................................................................97
7.6.4 EI2OS Execution Time ........................................................................................................99
7.7 Exceptions ...................................................................................................................................100
7.7.1 Exception due to execution of an undefined instruction ....................................................100
Chapter 8 Parallel Ports .................................................................................................................................101
8.1 Outline .........................................................................................................................................101
8.2 Block Diagram .............................................................................................................................102
8.3 Registers and register details ......................................................................................................103
8.3.1 Port data register ...............................................................................................................104
8.3.2 Port direction registers .......................................................................................................105
8.3.3 Output pin register .............................................................................................................106
8.3.4 Input resistor register .........................................................................................................106
8.3.5 Analogue Input Enable Register ........................................................................................107
8.3.6 Low Noise Output Select Register .....................................................................................107
Chapter 9 DTP/External Interrupt ..................................................................................................................109
9.1 Outline .........................................................................................................................................109
9.2 Block Diagram .............................................................................................................................109
9.3 Registers and Register Details ....................................................................................................110
9.3.1 Interrupt/DTP enable register (ENIR: Enable interrupt request register) ...........................110
9.3.2 Interrupt/DTP cause register (EIRR: External interrupt request register) ..........................111
9.3.3 Request level setting register (ELVR: External level register) ...........................................111
相關PDF資料
PDF描述
MB90595 16-bit Proprietary Microcontroller
MB90595G 16-bit Proprietary Microcontroller
MB90598GPF 16-bit Proprietary Microcontroller
MB90598PF 16-bit Proprietary Microcontroller
MB90F598GPF 16-bit Proprietary Microcontroller
相關代理商/技術參數(shù)
參數(shù)描述
MB90580C 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:16-bit Proprietary Microcontroller
MB90580C_09 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:16-bit Proprietary Microcontroller
MB90583B 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:16-bit Proprietary Microcontroller
MB90583BPF 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:16-bit Proprietary Microcontroller
MB90583BPFV 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:16-bit Proprietary Microcontroller