參數(shù)資料
型號: 7540
英文描述: 250MA CMOS LDO, ISUPPLY 1UA & 2% VOUT ACCURACY, -40C to +125C, 3-SOT-89, T/R
中文描述: 7540群用戶手冊數(shù)據(jù)4267K/MAY.28.03
文件頁數(shù): 202/365頁
文件大?。?/td> 4267K
代理商: 7540
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁當(dāng)前第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁
7540 Group User
s Manual
APPLICATION
2-127
2.7 Serial I/O2
Fig. 2.7.12 Control procedure of reception side
0 1 1
Y
N
RESET
0 0
0
Y
N
SIO2(Address 31
16
)
SIO2(Address 31
16
)
S
(
N
e
t
d
t
u
m
1
)
m
y
d
a
t
a
t
o
s
e
r
i
a
l
I
/
O
2
r
e
g
i
s
t
e
r
o
e
Y
N
Wait for half cycle of clock (
Note 2
)
SIO2(Address 31
16
)
R
e
a
d
r
e
c
e
i
v
e
d
a
t
a
f
r
o
m
s
e
r
i
a
l
I
/
O
2
r
e
g
i
s
t
e
r
S
I
O
2
(
A
d
d
r
e
s
s
3
1
1
6
)
S
e
t
q
u
a
s
i
-
S
R
D
Y
s
i
g
n
a
l
p
o
r
t
P
0
0
t
o
t
h
e
o
u
t
p
u
t
m
o
d
e
.
S
I
O
2
C
O
N
(
A
d
d
r
e
s
s
3
0
1
6
)
Synchronous clock: f(X
IN
)/64
S
DATA2
pin: S
DATA2
input
LSB first
S
CLK2
pin: External clock
Set serial I/O2 control register
2 ms elapsed
(generated by timer)
In
i
t
i
a
E
C
C
l
i
z
a
t
i
o
n
S
I
D
T
L
L
S
(
N
e
t
d
t
u
m
1
)
m
y
d
a
t
a
t
o
t
h
e
s
e
r
i
a
l
I
/
O
2
r
e
g
i
s
t
e
r
o
e
Receive has completed
(checked by b7 of SIO2CON
(address 30
16
))
S
e
t
p
o
r
t
P
1
2
t
o
t
h
e
i
n
p
u
t
m
o
d
e
.
N
o
t
e
s
1
:
T
t
r
B
t
w
a
h
a
e
i
h
e
n
c
t
a
h
h
s
i
7
n
e
a
t
r
m
v
(
t
n
l
f
a
n
i
t
)
r
a
h
e
t
h
o
s
/
r
t
n
e
r
m
e
o
s
c
s
m
i
t
e
h
/
r
i
e
i
t
p
i
f
r
e
e
v
/
c
e
s
r
e
l
e
c
c
e
s
e
c
t
o
y
i
h
r
i
e
i
o
m
c
v
e
i
f
a
i
n
p
l
e
t
l
v
s
i
I
e
o
l
e
o
h
s
/
O
s
f
t
i
f
i
c
2
h
t
h
o
c
f
t
o
i
e
n
l
o
c
m
r
e
f
t
i
c
o
m
p
g
c
o
a
c
s
k
p
e
i
s
m
t
u
c
h
f
r
l
e
t
e
p
a
e
o
m
e
t
i
o
.
b
e
s
c
k
n
I
n
y
i
o
h
e
d
t
h
f
p
n
f
t
e
l
o
r
o
b
s
a
r
o
f
g
d
g
l
a
p
y
e
t
e
r
g
e
u
t
i
o
f
t
m
o
a
t
s
i
n
n
g
t
o
h
e
s
.
f
i
o
g
e
s
e
t
r
0
i
a
l
t
I
o
/
O
t
2
h
s
c
o
f
l
n
a
t
g
r
o
,
l
r
e
e
t
g
d
i
a
s
t
t
e
a
r
i
d
s
m
1
m
a
y
f
t
d
e
r
a
t
r
c
m
o
m
h
o
l
t
d
r
l
l
r
a
)
r
i
s
(
u
a
a
t
e
e
t
t
2
:
t
t
n
t
1
h
e
f
h
s
r
e
a
b
t
h
r
i
t
i
h
,
i
s
a
l
I
l
/
f
a
i
t
O
c
d
i
2
y
/
w
s
c
l
e
r
c
h
o
n
o
t
e
e
t
f
c
r
t
k
o
s
h
e
l
h
e
d
r
i
e
f
t
s
.
g
c
e
i
l
i
s
o
a
t
e
c
l
r
.
O
i
s
A
2
s
c
e
c
r
t
o
e
e
r
d
g
a
i
s
r
n
t
e
l
g
r
i
e
l
r
y
a
,
f
i
o
i
s
t
o
a
r
b
c
k
I
t
t
e
i
r
/
i
e
r
Output
1
from quasi-S
RDY
signal port P0
0
.
S
e
t
p
o
r
t
P
1
3
t
o
t
h
e
i
n
p
u
t
m
o
d
e
.
R
h
e
e
c
c
e
k
i
v
d
a
e
d
b
d
h
y
r
a
e
s
b
s
c
o
o
3
m
f
0
1
p
l
O
)
e
t
2
e
d
C
O
(
c
e
(
7
s
S
I
N
6
)
Wait for half cycle of clock (
Note 2
)
Read receive data from serial I/O2 register
O
u
t
p
u
t
0
f
r
o
m
q
u
a
s
i
-
S
R
D
Y
s
i
g
n
a
l
p
o
r
t
P
0
0
.
Output
1
from quasi-S
RDY
signal port P0
0
.
相關(guān)PDF資料
PDF描述
7542 250mA CMOS LDO, lsupply 1uA and 2% Vout Accuracy, -40C to +125C, 3-SOT-23, T/R
7544 3.3V LDO POSITVE VOLTAGE REGULATOR 2% TOL.
75450PC Peripheral IC
D122D Converter IC
D347D Logic IC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
7540_M 制造商:RENESAS 制造商全稱:Renesas Technology Corp 功能描述:8-BIT CISC SINGLE-CHIP MICROCOMPUTER 740 FAMILY / 740 SERIES
75400 制造商:Honeywell Sensing and Control 功能描述:
7-5-4004 功能描述:3M 4004 DOUBLE COATED URETHANE F 制造商:3m (tc) 系列:4004 零件狀態(tài):在售 標準包裝:1
7-5-4008 功能描述:3M 4008 DOUBLE COATED URETHANE F 制造商:3m (tc) 系列:4008 零件狀態(tài):在售 標準包裝:1
754010 制造商: 功能描述: 制造商:undefined 功能描述: