參數(shù)資料
型號: 7540
英文描述: 250MA CMOS LDO, ISUPPLY 1UA & 2% VOUT ACCURACY, -40C to +125C, 3-SOT-89, T/R
中文描述: 7540群用戶手冊數(shù)據(jù)4267K/MAY.28.03
文件頁數(shù): 100/365頁
文件大?。?/td> 4267K
代理商: 7540
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁當(dāng)前第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁
7540 Group User
s Manual
APPLICATION
2-25
2.2 Timer A
Fig. 2.2.16 Example of control procedure
FF
16
F
F
1
6
Set timer A mode register
0
1
0
1
TAM(Address 1D
16
)
T
m
e
r
A
c
i
o
u
n
t
s
t
a
r
t
C
L
I
RESET
S
C
C
C
W
C
E
I
D
T
U
a
i
P
U
L
L
P
M
u
M
n
(
t
(
A
i
l
A
d
f
d
d
(
d
r
e
N
)
r
e
s
s
s
3
s
3
B
1
c
i
B
1
6
)
l
a
6
)
a
b
1
i
l
0
0
z
0
0
e
0
0
d
0
0
(
N
0
X
X
0
o
0
0
2
t
e
0
2
t
X
I
o
l
t
i
o
n
i
s
s
t
i
1
)
s
Processing
Timer A interrupt processing routine
Error processing
RTI
0
T
e
R
R
i
n
T
A
M
(
A
d
d
r
e
s
s
1
D
1
6
)
P
r
i
n
i
n
e
r
m
o
d
g
g
r
u
e
r
p
A
m
p
e
t
e
r
g
a
i
o
e
s
d
u
a
r
m
c
e
m
e
i
v
e
s
e
n
u
f
o
t
r
m
e
r
o
d
e
i
i
t
i
s
s
i
e
d
a
d
C
t
N
T
R
1
c
o
u
n
t
s
t
o
p
1
Set timer A mode register
1 1
S
e
t
p
o
r
t
P
0
0
t
o
t
h
e
i
n
p
u
t
m
o
d
e
.
P
U
L
L
(
A
d
d
r
e
s
s
1
6
1
6
)
P0
0
pull-up control bit
0: Pull-up Off
1: Pull-up On
S
e
t
p
u
l
l
-
u
p
c
o
n
t
r
o
l
r
e
g
i
s
t
e
r
C
N
T
R
1
i
n
t
e
r
r
u
p
t
p
r
o
c
e
s
s
i
n
g
r
o
u
t
i
n
e
R
e
a
d
t
i
m
e
r
A
(
N
o
t
e
3
)
RTI
Error processing at incorrect period input
IN
K
T
E
y
D
-
o
G
n
E
w
(
a
A
k
d
e
d
u
r
p
e
s
d
s
i
s
3
a
A
1
b
6
)
e
e
l
d
1
CNTR
1
interrupt processing
Timer A interrupt processing
S
e
t
0
(
(
t
o
C
t
o
T
N
t
i
m
t
h
T
h
e
e
C
N
i
m
A
T
t
e
n
R
1
e
r
r
A
t
e
r
i
n
p
n
p
t
t
t
e
e
t
r
r
i
r
i
u
s
u
s
p
a
p
a
t
l
e
e
e
l
e
n
d
n
d
a
)
a
)
b
l
e
b
i
t
.
R
1
e
t
r
n
r
u
r
u
d
r
d
b
t
b
S
e
t
0
i
i
b
l
e
b
i
t
.
i
In
i
t
i
a
l
i
z
a
t
i
o
n
X
:
T
h
i
s
b
i
t
i
s
n
o
t
u
s
e
d
h
e
r
e
.
S
e
t
i
t
t
o
0
o
r
1
a
r
b
i
t
r
a
r
y
.
N
o
t
e
s
1
2
:
:
F
W
a
:
W
a
o
r
h
d
h
d
e
e
t
h
n
h
n
l
o
e
i
g
c
e
h
r
e
w
o
t
-
o
a
-
o
n
t
i
r
d
r
d
c
n
d
i
r
e
r
g
r
t
h
b
a
b
e
t
i
v
t
e
v
a
t
e
m
a
e
l
u
f
o
u
f
o
,
e
l
l
l
o
a
o
o
s
t
w
f
w
k
o
t
i
n
t
i
i
n
t
i
h
m
g
m
g
e
o
r
s
A
c
i
l
s
l
a
e
t
t
o
r
i
n
m
o
a
r
n
d
u
e
f
a
o
c
f
t
u
l
o
r
w
e
.
-
s
g
e
n
e
t
e
y
y
e
.
e
.
,
r
o
r
d
e
r
b
y
t
e
n
l
3
e
l
r
A
,
r
e
a
d
i
n
o
r
d
e
r
o
f
h
i
g
h
-
o
r
d
e
r
b
y
t
e
n
Timer A (low-order) (Address 1E
16
)
S
e
t
v
a
l
u
e
t
o
t
i
m
e
r
A
(
N
o
t
e
2
)
Timer A (high-order) (Address 1F
16
)
Set interrupt edge selection register
Set
1
to the CNTR
1
interrupt enable bit.
(CNTR
1
interrupt enabled)
Set
1
to the timer A interrupt enable bit.
(Timer A interrupt enabled)
Set
0
to the CNTR
1
interrupt request bit.
Set
0
to the timer A interrupt request bit.
相關(guān)PDF資料
PDF描述
7542 250mA CMOS LDO, lsupply 1uA and 2% Vout Accuracy, -40C to +125C, 3-SOT-23, T/R
7544 3.3V LDO POSITVE VOLTAGE REGULATOR 2% TOL.
75450PC Peripheral IC
D122D Converter IC
D347D Logic IC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
7540_M 制造商:RENESAS 制造商全稱:Renesas Technology Corp 功能描述:8-BIT CISC SINGLE-CHIP MICROCOMPUTER 740 FAMILY / 740 SERIES
75400 制造商:Honeywell Sensing and Control 功能描述:
7-5-4004 功能描述:3M 4004 DOUBLE COATED URETHANE F 制造商:3m (tc) 系列:4004 零件狀態(tài):在售 標(biāo)準(zhǔn)包裝:1
7-5-4008 功能描述:3M 4008 DOUBLE COATED URETHANE F 制造商:3m (tc) 系列:4008 零件狀態(tài):在售 標(biāo)準(zhǔn)包裝:1
754010 制造商: 功能描述: 制造商:undefined 功能描述: