
Figures
11
July 2002 Revised March 2004
SPRS200E
Figure
Page
57
Asynchronous Memory Read Timing for EMIFA
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
58
Asynchronous Memory Write Timing for EMIFA
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
59
Programmable Synchronous Interface Read Timing for EMIFA (With Read Latency = 2)
. . . . . . . . .
510
Programmable Synchronous Interface Write Timing for EMIFA (With Write Latency = 0)
. . . . . . . . .
511
Programmable Synchronous Interface Write Timing for EMIFA (With Write Latency = 1)
. . . . . . . . .
512
SDRAM Read Command (CAS Latency 3) for EMIFA
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
513
SDRAM Write Command for EMIFA
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
514
SDRAM ACTV Command for EMIFA
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
515
SDRAM DCAB Command for EMIFA
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
516
SDRAM DEAC Command for EMIFA
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
517
SDRAM REFR Command for EMIFA
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
518
SDRAM MRS Command for EMIFA
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
519
SDRAM Self-Refresh Timing for EMIFA
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
520
HOLD/HOLDA Timing for EMIFA
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
521
BUSREQ Timing for EMIFA
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
522
Reset Timing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
523
External/NMI Interrupt Timing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
524
McASP Input Timings
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
525
McASP Output Timings
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
526
I2C Receive Timings
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
527
I2C Transmit Timings
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
528
HPI16 Read Timing (HAS Not Used, Tied High)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
529
HPI16 Read Timing (HAS Used)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
530
HPI16 Write Timing (HAS Not Used, Tied High)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
531
HPI16 Write Timing (HAS Used)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
532
HPI32 Read Timing (HAS Not Used, Tied High)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
533
HPI32 Read Timing (HAS Used)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
534
HPI32 Write Timing (HAS Not Used, Tied High)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
535
HPI32 Write Timing (HAS Used)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
536
PCLK Timing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
537
PCI Reset (PRST) Timing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
538
PCI Input Timing (33-/66-MHz)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
539
PCI Output Timing (33-/66-MHz)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
540
PCI Serial EEPROM Interface Timing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
541
McBSP Timing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
542
FSR Timing When GSYNC = 1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
543
McBSP Timing as SPI Master or Slave: CLKSTP = 10b, CLKXP = 0
. . . . . . . . . . . . . . . . . . . . . . . . . .
544
McBSP Timing as SPI Master or Slave: CLKSTP = 11b, CLKXP = 0
. . . . . . . . . . . . . . . . . . . . . . . . . .
545
McBSP Timing as SPI Master or Slave: CLKSTP = 10b, CLKXP = 1
. . . . . . . . . . . . . . . . . . . . . . . . . .
546
McBSP Timing as SPI Master or Slave: CLKSTP = 11b, CLKXP = 1
. . . . . . . . . . . . . . . . . . . . . . . . . .
547
Video Port Capture VPxCLKINx TIming
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .