參數(shù)資料
型號(hào): TMX320DM642GNZ500
廠(chǎng)商: TEXAS INSTRUMENTS INC
元件分類(lèi): 數(shù)字信號(hào)處理
英文描述: 64-BIT, 75.19 MHz, OTHER DSP, PBGA548
封裝: 27 X 27 MM, 1 MM PITCH, PLASTIC, BGA-548
文件頁(yè)數(shù): 121/181頁(yè)
文件大?。?/td> 2291K
代理商: TMX320DM642GNZ500
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)當(dāng)前第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)
Peripheral Register Descriptions
44
July 2002 Revised March 2004
SPRS200E
Table 124. Video Port 0, 1, and 2 (VP0, VP1, and VP2) Control Registers (Continued)
HEX ADDRESS RANGE
DESCRIPTION
ACRONYM
VP0
DESCRIPTION
ACRONYM
VP2
VP1
01C4 023C
01C4 423C
01C4 823C
VD_HSYNCx
Video Display Horizontal Synchronization Register
01C4 0240
01C4 4240
01C4 8240
VD_VSYNS1x
Video Display Field 1 Vertical Synchronization Start Register
01C4 0244
01C4 4244
01C4 8244
VD_VSYNE1x
Video Display Field 1 Vertical Synchronization End Register
01C4 0248
01C4 4248
01C4 8248
VD_VSYNS2x
Video Display Field 2 Vertical Synchronization Start Register
01C4 024C
01C4 424C
01C4 824C
VD_VSYNE2x
Video Display Field 2 Vertical Synchronization End Register
01C4 0250
01C4 4250
01C4 8250
VD_RELOADx
Video Display Counter Reload Register
01C4 0254
01C4 4254
01C4 8254
VD_DISPEVTx
Video Display Display Event Register
01C4 0258
01C4 4258
01C4 8258
VD_CLIPx
Video Display Clipping Register
01C4 025C
01C4 425C
01C4 825C
VD_DEFVALx
Video Display Default Display Value Register
01C4 0260
01C4 4260
01C4 8260
VD_VINTx
Video Display Vertical Interrupt Register
01C4 0264
01C4 4264
01C4 8264
VD_FBITx
Video Display Field Bit Register
01C4 0268
01C4 4268
01C4 8268
VD_VBIT1x
Video Display Field 1Vertical Blanking Bit Register
01C4 026C
01C4 426C
01C4 826C
VD_VBIT2x
Video Display Field 2Vertical Blanking Bit Register
7400 000
7800 0000
7C00 0000
Y_RSCA
Y FIFO Source Register A
7400 0008
7800 0008
7C00 0008
CB_SRCA
CB FIFO Source Register A
7400 0010
7800 0010
7C00 0010
CR_SRCA
CR FIFO Source Register A
7400 0020
7800 0020
7C00 0020
Y_DSTA
Y FIFO Designation Register A
7400 0028
7800 0028
7C00 0028
CB_DST
CB FIFO Designation Register
7400 0030
7800 0030
7C00 0030
CR_DST
CR FIFO Designation Register
7600 0000
7A00 0000
7E00 0000
Y_SRCB
Y FIFO Source Register B
7600 0008
7A00 0008
7E00 0008
CB_SRCB
CB FIFO Source Register b
7600 0010
7A00 0010
7E00 0010
CR_SRCB
CR FIFO Source Register B
7600 0020
7A00 0020
7E00 0020
Y_DSTB
Y FIFO Destination Register B
Table 125. McASP0 Control Registers
HEX ADDRESS RANGE
ACRONYM
REGISTER NAME
01B4 C000
PID
Peripheral Identification register [Register value: 0x0010 0101]
01B4 C004
PWRDEMU
Power down and emulation management register
01B4 C008
Reserved
01B4 C00C
Reserved
01B4 C010
PFUNC
Pin function register
01B4 C014
PDIR
Pin direction register
01B4 C018
PDOUT
Pin data out register
01B4 C01C
PDIN/PDSET
Pin data in / data set register
Read returns: PDIN
Writes affect: PDSET
01B4 C020
PDCLR
Pin data clear register
01B4 C024 01B4 C040
Reserved
01B4 C044
GBLCTL
Global control register
01B4 C048
AMUTE
Mute control register
ADV
ANCE
INFORMA
TION
相關(guān)PDF資料
PDF描述
TN4002PM 10 MHz - 500 MHz RF/MICROWAVE WIDE BAND LOW POWER AMPLIFIER
TN5171PM 20 MHz - 150 MHz RF/MICROWAVE WIDE BAND MEDIUM POWER AMPLIFIER
TOCP172-1MB 970/1000 um, MULTI MODE, SIMPLEX FIBER OPTIC CONNECTOR
TOCP172-20CB 970/1000 um, MULTI MODE, SIMPLEX FIBER OPTIC CONNECTOR
TOD5202FE Optoelectronic
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
TMX320DM6435AZDU 制造商:Texas Instruments 功能描述:
TMX320DM6437AZDUA 功能描述:開(kāi)發(fā)板和工具包 - TMS320 Digl Media Processor RoHS:否 制造商:Texas Instruments 產(chǎn)品:Experimenter Kits 工具用于評(píng)估:F2802x 核心:TMS320 接口類(lèi)型:UART, USB 工作電源電壓:
TMX320DM6437AZWTA 制造商:Texas Instruments 功能描述:TMX320DM6437 PG1.1 361PIN PB-FREE NFBGA - Trays
TMX320DM6437BZDUA 功能描述:數(shù)字信號(hào)處理器和控制器 - DSP, DSC Dig Media Processor RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線(xiàn)寬度:16 bit 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時(shí)鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時(shí)器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風(fēng)格:SMD/SMT
TMX320DM6437BZWTA 功能描述:數(shù)字信號(hào)處理器和控制器 - DSP, DSC Dig Media Processor RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線(xiàn)寬度:16 bit 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時(shí)鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時(shí)器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風(fēng)格:SMD/SMT