參數(shù)資料
型號: PM73121-RI
廠商: PMC-SIERRA INC
元件分類: 數(shù)字傳輸電路
英文描述: AAL1 Segmentation And Reassembly Processor
中文描述: ATM SEGMENTATION AND REASSEMBLY DEVICE, PQFP240
封裝: QFP-240
文件頁數(shù): 197/223頁
文件大?。?/td> 2300K
代理商: PM73121-RI
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁當(dāng)前第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁
PMC-Sierra, Inc.
PM73121AAL1gator II
L
PMC-980620
,VVXH
AAL1 SAR Processor
Data Sheet
35235,(7$5<$1'&21),'(17,$/7230&6,(55$,1&$1')25,76&86720(56,17(51$/86(
8.7
UDF-HS Mode SRTS-Based Clock Recovery Application for DS3
While the AAL1gator II has built-in SRTS clock recovery for T1/E1 rates, external circuitry is
required for DS3/E3 rates in UDF-HS mode. SRTS-based clock recovery can be accomplished
with the circuitry shown in Figure 92. The circuit generates a clock at the 44.736 MHz DS3
frequency.
This circuit functions as follows. The AAL1gator II asserts SRTS_STRB indicating a new SRTS
nibble is available on SRTS_DOUT. In UDF-HS mode, the SRTS_STRB and SRTS_DOUT
signals are driven from the rising edge of N_CLK, thus SRTS_STRB should be used to clock the
SRTS_DOUT nibble in D-type flip flops. Once latched, a lookup table (refer to Table 25) is used
to convert the SRTS_DOUT nibble into an 8-bit code to drive an Analog Devices’ AD7801 8-bit
Digital-to-Analog Converter (DAC). The DAC output voltage then controls the ECLIPTEK
EC3125 Voltage Controlled Oscillator (VCO), which has a 44.736 MHz center frequency. The
resulting DS3 clock rate is then fed to the AAL1gator II TL_CLK(0) input and the LIU. The N_
CLK must be network derived, but the SYS_CLK does not need to be network derived.
Figure 92. SRTS-Based Clock Recovery Circuit
Table 25. Memory Interface System Clock Operating Conditions
SRTS_DOUT
(Binary)
8-Bit DAC Code
(Hex)
0111
E7
0110
CD
0101
C0
VCC
AAL1gator II
(PM73121)
TL_CLK(0)
VCO
(EC3125)*
Network-
Derived
77.76 MHz
D0-D7
N_CLK
SRTS_STRB
SRTS_DOUT
VOUT
DAC
(AD7801)*
SRTS
EPLD
Ref In
4
8
To LIU
*NOTE:
Manufacturer’s data sheets are subject to change.
Please confirm specifications before using this part.
相關(guān)PDF資料
PDF描述
PM73122 32 LINK CES/DBCES AAL1 SAR PROCESSOR
PM73122-BI 32 LINK CES/DBCES AAL1 SAR PROCESSOR
PM73123 8 LINK CES/DBCES AAL1 SAR
PM73123-PI 8 LINK CES/DBCES AAL1 SAR
PM73124 4 Link CES/DBCES AAL1 SAR
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PM73122 制造商:PMC 制造商全稱:PMC 功能描述:32 LINK CES/DBCES AAL1 SAR PROCESSOR
PM73122-BI 制造商:PMC 制造商全稱:PMC 功能描述:32 LINK CES/DBCES AAL1 SAR PROCESSOR
PM73122-BIP 制造商:PMC-Sierra 功能描述:AAL1GATOR32 EOL270906
PM73122-BI-P 制造商:PMC-Sierra 功能描述: