參數(shù)資料
型號(hào): PM73121-RI
廠(chǎng)商: PMC-SIERRA INC
元件分類(lèi): 數(shù)字傳輸電路
英文描述: AAL1 Segmentation And Reassembly Processor
中文描述: ATM SEGMENTATION AND REASSEMBLY DEVICE, PQFP240
封裝: QFP-240
文件頁(yè)數(shù): 127/223頁(yè)
文件大?。?/td> 2300K
代理商: PM73121-RI
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)當(dāng)前第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)
PMC-Sierra, Inc.
PM73121AAL1gator II
L
PMC-980620
,VVXH
AAL1 SAR Processor
Data Sheet
35235,(7$5<$1'&21),'(17,$/7230&6,(55$,1&$1')25,76&86720(56,17(51$/86(
NOTE: Taa is dependent on the HOLDOFF signal. If HOLDOFF is not asserted when the
access begins, Taa will be a maximum of six SYS_CLK periods. If the access occurs
immediately after another access, then Taa will be 24 to 30 SYS_CLK periods. Refer
to
section 6.5.3 “Microprocessor Holdoff Timing” on page 116
for a description of
the HOLDOFF activity.
6.5.2.3
Microprocessor Write Command Register Timing
Figure 73 on page 112
shows the write command register timing. Writing to the internal com-
mand register is not honored if higher priority internal functions request the memory, or if the
holdoff from a previous microprocessor transfer has not expired.
/PROC_CS and /PROC_WR are double sampled (1 and 2) at the rising edge of SYS_CLK, and at
(3) ADDR17 is sampled to distinguish between a command register write and a RAM write.
As long as HOLDOFF is not high, /SP_ADD_EN, /SP_DATA_EN, and SP_DATA_DIR are acti-
vated at the next clock cycle (3), allowing the microprocessor address and data to pass through the
address and data buffer to the AAL1gator II. The /SP_ADD_EN and the /SP_DATA_EN signals
Tq
Clock-to-output delay
SP_DATA_CLK,/MEM_OE
(deactivate)
/MEM_CS
MEM_OE (activate)
2
15
ns
Tq
Clock-to-output delay
Clock-to-output delay for activation
of /MEM_OE
Address setup to SYS_CLK
Address enable delay
Address setup to SP_DATA_CLK*
Data enable delay from /PROC_CS
and /PROC_RD
/PROC_CS deassertion to /PROC_
ACK deassertion
Data setup to SP_DATA_CLK*
Data hold from SP_DATA_CLK*
SP_DATA_CLK high to
/SP_ADD_EN high
MEM_ADDR hold time from SP_
DATA_CLK*
Z state setup-to-clock
* These parameters are dependent on external components and assume that the requirements from
Table 26 on page 195
are
met.
** These parameters are typical only.
2
2
18
25
ns
ns
Tqmoe
Tasu17
Taed
Tasu
Tded
ADDR17
/SP_ADD_EN
MEM_ADDR, SP_DATA_CLK
/SP_DATA_EN, /PROC_CS,
/PROC_RD
/PROC_ACK
2
5
26
2**
ns
ns
ns
ns
20
15**
Tcea
2
15
ns
Tdsu
Tdh
Tcaen
MEM_DATA
MEM_DATA, SP_DATA_CLK
SP_DATA_CLK, /SP_ADD_EN
11
3
0
ns
ns
ns
Tah
MEM_ADD, SP_DATA_CLK
1
ns
Tzsu
MEM_ADDR
3**
ns
Symbol
Parameter
Signals
Min
Max
Unit
相關(guān)PDF資料
PDF描述
PM73122 32 LINK CES/DBCES AAL1 SAR PROCESSOR
PM73122-BI 32 LINK CES/DBCES AAL1 SAR PROCESSOR
PM73123 8 LINK CES/DBCES AAL1 SAR
PM73123-PI 8 LINK CES/DBCES AAL1 SAR
PM73124 4 Link CES/DBCES AAL1 SAR
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PM73122 制造商:PMC 制造商全稱(chēng):PMC 功能描述:32 LINK CES/DBCES AAL1 SAR PROCESSOR
PM73122-BI 制造商:PMC 制造商全稱(chēng):PMC 功能描述:32 LINK CES/DBCES AAL1 SAR PROCESSOR
PM73122-BIP 制造商:PMC-Sierra 功能描述:AAL1GATOR32 EOL270906
PM73122-BI-P 制造商:PMC-Sierra 功能描述: