參數(shù)資料
型號(hào): MB814405C-60
廠商: Fujitsu Limited
英文描述: CMOS 1M ×4 BIT Hyper Page Mode Dynamic RAM(CMOS 1M ×4 位超級(jí)頁(yè)面存取模式動(dòng)態(tài)RAM)
中文描述: 的CMOS 100萬× 4位超頁(yè)模式動(dòng)態(tài)RAM的CMOS(100萬× 4位超級(jí)頁(yè)面存取模式動(dòng)態(tài)內(nèi)存)
文件頁(yè)數(shù): 14/30頁(yè)
文件大?。?/td> 372K
代理商: MB814405C-60
14
MB814405C-60/MB814405C-70
Fig. 7 – DELAYED WRITE CYCLE (OE CONTROLLED)
RAS
V
IH
V
IL
V
IH
V
IL
V
IH
V
IL
V
IH
V
IL
V
IH
V
IL
CAS
WE
DQ
(Input)
A
0
to A
9
V
OH
V
OL
DQ
(Output)
V
IH
V
IL
OE
DESCRIPTION
In the delayed write cycle, t
WCS
is not satisfied; thus, the data on the DQ pins is latched with the falling edge of WE and written
into memory. The Output Enable (OE) signal must be changed from Low to High before WE goes Low (t
OED
+ t
T
+ t
DS
).
“H” or ”L”
Invalid Data
t
RC
t
RAS
t
RCD
t
CRP
t
ASR
t
CAH
t
RCS
t
DZC
t
RP
t
ASC
t
RAH
t
CWL
t
WP
t
DS
t
DH
t
OED
t
DZO
t
OEH
ROW
ADD
COL
ADD
VALID
DATA IN
t
WCH
t
RWL
HIGH-Z
HIGH-Z
HIGH-Z
t
ON
t
ON
t
AR
t
CAS
t
CSH
t
RSH
t
OEZ
相關(guān)PDF資料
PDF描述
MB814405C-70 CMOS 1M ×4 BIT Hyper Page Mode Dynamic RAM(CMOS 1M ×4 位超級(jí)頁(yè)面存取模式動(dòng)態(tài)RAM)
MB814405D-60 1M ×4BIT Hyper Page Mode Dynamic RAM(CMOS 1M ×4 位超級(jí)頁(yè)面存取模式動(dòng)態(tài)RAM)
MB814405D-60L 1M ×4BIT Hyper Page Mode Dynamic RAM(CMOS 1M ×4 位超級(jí)頁(yè)面存取模式動(dòng)態(tài)RAM)
MB814405D-70 1M ×4BIT Hyper Page Mode Dynamic RAM(CMOS 1M ×4 位超級(jí)頁(yè)面存取模式動(dòng)態(tài)RAM)
MB814405D-7OL 1M ×4BIT Hyper Page Mode Dynamic RAM(CMOS 1M ×4 位超級(jí)頁(yè)面存取模式動(dòng)態(tài)RAM)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MB814405D-60PJN 制造商:FUJITSU Component Ltd 功能描述:
MB8146112 制造商:FUJITSU 功能描述:*
MB81461-12PSZ 制造商:FUJITSU 功能描述:VRAM, FAST PAGE, 64KX4, 24 Pin, Plastic, ZIP
MB81461B-12 制造商:FUJITSU 功能描述: 制造商:FUGITSU 功能描述:81461B-12 制造商:FUJITSU 功能描述:81461B-12
MB81464-12 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:MOS 262,144 BIT DYNAMIC RANDOM ACCESS MEMORY