M44C890
M44C090
Rev.A4, 14-Dec-01
20 (63)
Table 7 Peripheral addresses
Port Address
Name
Write
/Read
Reset Value
Register Function
Module
Type
See
áááááááááááááááááááááááááááááááá
áááááááááááááááááááááááááááááááá
áááááááááááááááááááááááááááááááá
áááááááááááááááááááááááááááááááá
ááááá
ááááááááááááááááááááááááááá
áááááááááááááááááááááááááááááááá
áááááááááááááááááááááááááááááááá
ááááááááá
áááááááááááááááááááááááááááááááá
áááááááááááááááááááááááááááááááá
áááááááááááááááááááááááááááááááá
áááááááááááááááááááááááááááááááá
áááááááááááááááááááááááááááááááá
áááááááááááááááááááááááááááááááá
8
áááááááááááááááááááááááááááááááá
áááááááááááááááááááááááááááááááá
áááááááááááááááááááááááááááááááá
áááááááááááááááááááááááááááááá
B
ááááááááááááááááááááááááááá
ááááááááááááááááááááááááááá
áááááááááááááááááááááááááááááááá
áááááááááááááááááááááááááááá
CWD
áááááááááááááááááááááááááááá
áááááááááááááááááááááááááááá
áááááááááááááááááááááááááááá
P5CR
áááááááááááááááááááááááááááá
ááááááááááááááááááááááááááááá
7
––––
––––
––––
ASW
W
1111b
9
STB
W
xxxx xxxxb
SRB
Aux.
SIC1
SISC
Aux.
SIC2
W
1111b
––––
––––
–––
–––
VMC
VMST
R
xx11b
R
W
áááááááááááááááááááááááá
áááááááááááááááááááááááá
áááááááááááááááááááááááá
áááááááááááááááááááááááá
áááááááááááááááááááááááá
áááááááááááááááááááááááá
áááááááááááááááááááááááá
áááááááááááááááááááááááá
áááááááááááááááááááááááá
áááááááááááááááááááááááá
áááááááááááááááááááááááá
áááááááááááááááááááááááá
áááááááááááááááááááááááá
xxxxb
1111 1111b
Watchdog reset
Port 5
–
control register (byte)
Reserved
Auxiliary / switch register
Reserved
Voltage monitor status register
M3
ASW
M3
26
23
19
14
áááááááááááááááááááááááááááááááá
Aux.
Aux.
6
CM
W/R
1111b
Port 3
–
clock management register
17
Aux.
––––
0
T2C
1
T2M1
W
1111b
2
T2M2
W
1111b
T2CO1
T2CO2
T1C2
WDC
áááááááááááááááááááááááááááááááá
áááááááááááááááááááááááááááááááá
áááááááááááááááááááááááááááááááá
áááááááááááááááááááááááááááááááá
áááááááááááááááááááááááááááááááá
M2
Reserved
M1
M1
35
36
Timer 2 mode register 1
Timer 2 mode register 2
Serial transmit buffer (byte)
Serial interface control register 2
áááááááááááááááááááááááááááááááá
áááááááááááááááááááááááááááááááá
M2
46
45
áááááááááááááááááááááááááááááááá
3.2
Bidirectional Ports
All ports (2, 4 and 5) are 4 bits wide. All ports may be used
for data input or output. All ports are equipped with
Schmitt trigger inputs and a variety of mask options for
open drain, open source, full complementary outputs, pull
up and pull down transistors. All Port Data Registers
(PxDAT) are I/O mapped to the primary address register
of the respective port address and the Port Control Regis-
ter (PxCR), to the corresponding auxiliary register.
There are three different directional ports available:
Port 2
4-bit wide bitwise-programmable I/O port.
Port 5
4-bit wide bitwise-programmable bidirectional
port with optional strong pull-ups and program-
mable interrupt logic.
Port 4
4-bit wide bitwise-programmable bidirectional
port also provides the I/O interface to Timer 2,
SSI, voltage monitor input and external interrupt