參數資料
型號: XC3S1000-4VQ100C
廠商: XILINX INC
元件分類: FPGA
英文描述: Spartan-3 FPGA Family: Complete Data Sheet
中文描述: FPGA, 192 CLBS, 50000 GATES, PQFP100
封裝: VQFP-100
文件頁數: 61/198頁
文件大?。?/td> 1605K
代理商: XC3S1000-4VQ100C
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁當前第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁
Spartan-3 FPGA Family: DC and Switching Characteristics
14
www.xilinx.com
DS099-3 (v1.5) December 17, 2004
Advance Product Specification
R
Table 15:
Setup and Hold Times for the IOB Input Path
Symbol
Description
Conditions
Device
Speed Grade
Units
-5
-4
Min
Min
Setup Times
T
IOPICK
Time from the setup of data
at the Input pin to the active
transition at the ICLK input
of the Input Flip-Flop (IFF).
No Input Delay is
programmed.
LVCMOS25
(2)
,
IOBDELAY = NONE
All
1.65
1.89
ns
T
IOPICKD
Time from the setup of data
at the Input pin to the active
transition at the IFF’s ICLK
input. The Input Delay is
programmed.
LVCMOS25
(2)
,
IOBDELAY = IFD
XC3S50
2.76
3.17
ns
XC3S200
3.54
4.07
ns
XC3S400
3.59
4.12
ns
XC3S1000
2.94
3.37
ns
XC3S1500
3.40
3.91
ns
XC3S2000
3.69
4.24
ns
XC3S4000
5.11
5.87
ns
XC3S5000
5.43
6.24
ns
Hold Times
T
IOICKP
Time from the active
transition at the IFF’s ICLK
input to the point where
data must be held at the
Input pin. No Input Delay is
programmed.
LVCMOS25
(3)
,
IOBDELAY = NONE
All
–0.55
–0.63
ns
T
IOICKPD
Time from the active
transition at the IFF’s ICLK
input to the point where
data must be held at the
Input pin. The Input Delay
is programmed.
LVCMOS25
(3)
,
IOBDELAY = IFD
XC3S50
–1.44
–1.65
ns
XC3S200
–2.03
–2.33
ns
XC3S400
–2.06
–2.37
ns
XC3S1000
–1.58
–1.81
ns
XC3S1500
–1.95
–2.24
ns
XC3S2000
–2.18
–2.51
ns
XC3S4000
–3.31
–3.81
ns
XC3S5000
–3.57
–4.11
ns
Notes:
1.
The numbers in this table are tested using the methodology presented in
Table 21
and are based on the operating conditions set
forth in
Table 5
and
Table 8
.
This setup time requires adjustment whenever a signal standard other than LVCMOS25 is assigned to the data Input. If this is true,
add
the appropriate Input adjustment from
Table 17
.
These hold times require adjustment whenever a signal standard other than LVCMOS25 is assigned to the data Input. If this is true,
subtract
the appropriate Input adjustment from
Table 17
. When the hold time is negative, it is possible to change the data before the
clock’s active edge.
2.
3.
相關PDF資料
PDF描述
XC3S1000-4VQ100I Spartan-3 FPGA Family: Complete Data Sheet
XC3S1000-4VQG100C Spartan-3 FPGA Family: Complete Data Sheet
XC3S1000-4VQG100I Spartan-3 FPGA Family: Complete Data Sheet
XC3S1000-5CP132C Spartan-3 FPGA Family: Complete Data Sheet
XC3S1000-5CP132I Spartan-3 FPGA Family: Complete Data Sheet
相關代理商/技術參數
參數描述
XC3S1000-4VQ100I 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3 FPGA
XC3S1000-4VQG100C 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3 FPGA Family: Complete Data Sheet
XC3S1000-4VQG100I 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3 FPGA Family: Complete Data Sheet
XC3S1000-5CP132C 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3 FPGA
XC3S1000-5CP132I 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3 FPGA