參數(shù)資料
型號(hào): S1R72803F00A100
元件分類(lèi): 微控制器/微處理器
英文描述: 1 CHANNEL(S), 400M bps, SERIAL COMM CONTROLLER, PQFP100
封裝: 0.40 MM PITCH, PLASTIC, QFP20-184
文件頁(yè)數(shù): 33/115頁(yè)
文件大小: 833K
代理商: S1R72803F00A100
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)當(dāng)前第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)
S1R72803F00A
20
EPSON
Address
Register Name
R/W
Function
Relation
0x2D
CYCLE_TIME_MH
R/W
Cycle Time Register
0x2E
CYCLE_TIME_ML
R/W
Cycle Time Register
0x2F
CYCLE_TIME_L
R/W
Cycle Time Register
Lower Rank
0x30
HwSBP2Ctl
R/W
Hardware SBP2 Control Register
0x31
HwSBP2Stat
R/W
Hardware SBP2 Status Read Register
0x32
HwSBP2IntStat
R(W)
Hardware SBP2 Interrupt Status Register
0x33
HwSBP2Index
R/W
Hardware SBP2 Index Register
0x34
HwSBP2Window_H
R/W
Hardware SBP2 Window Register
Higher Rank
0x35
HwSBP2Window_L
R/W
Hardware SBP2 Window Register
Lower Rank
0x36
PayloadSize_H
R/W
Hardware SBP2 Payload Size Set Register
Higher Rank
0x37
PayloadSize_L
R/W
Hardware SBP2 Payload Size Set Register
Lower Rank
0x38
PageTableSize_H
R/W
Hardware PageTable Size Set Register
Higher Rank
0x39
PageTableSize_L
R/W
Hardware PageTable Size Set Register
Lower Rank
0x3A
PageTableAdrs0
R/W
Hardware SBP2 PageTable Address Set Register
Higher Rank
0x3B
PageTableAdrs1
R/W
Hardware SBP2 PageTable Address Set Register
0x3C
PageTableAdrs2
R/W
Hardware SBP2 PageTable Address Set Register
0x3D
PaqeTableAdrs3
R/W
Hardware SBP2 PageTable Address Set Register
0x3E
PageTableAdrs4
R/W
Hardware SBP2 PageTable Address Set Register
0x3F
PageTableAdrs5
R/W
Hardware SBP2 PageTable Address Set Register
Lower Rank
0x40
LinkRxHdrPtr_H
R/W
Receive Header LINK Pointer Register
Higher Rank
0x41
LinkRxHdrPtr_L
R/W
Receive Header LINK Pointer Register
Lower Rank
0x42
LinkRxORBPtr_H
R/W
Receive ORB Data LINK Pointer Register
Higher Rank
0x43
LinkRxORBPtr_L
R/W
Receive ORB Data LINK Pointer Register
Lower Rank
0x44
LinkRxStreamPtr_H
R/W
Receive Stream Data LINK Pointer Register
Higher Rank
0x45
LinkRxStreamPtr_L
R/W
Receive Stream Data LINK Pointer Register
Lower Rank
0x46
LinkTxStreamPtr_H
R
Receive Stream Data LINK Pointer Register
Higher Rank
0x47
LinkTxStreamPtr_L
R
Receive Stream Data LINK Pointer Register
Lower Rank
0x48
UsedRxHdrPtr_H
R/W
Used Receive Header Pointer Register
Higher Rank
0x49
UsedRxHdrPtr_L
R/W
Used Receive Header Pointer Register
Lower Rank
0x4A
UsedRxORBPtr_H
R/W
Used Receive ORB Data Pointer Register
Higher Rank
0x4B
UsedRxORBPtr_L
R/W
Used Receive ORB Data Pointer Register
Lower Rank
0x4C
IDE_RxStreamPtr_H
R/W
Receive Stream Data IDE Pointer Register
Higher Rank
0x4D
IDE_RxStreamPtr_L
R/W
Receive Stream Data IDE Pointer Register
Lower Rank
0x4E
IDE_TxStreamPtr_H
R/W
Receive Stream Data IDE Pointer Register
Higher Rank
0x4F
IDE_TxStreamPtr_L
R/W
Receive Stream Data IDE Pointer Register
Lower Rank
0x50
BufControl
R/W
Buffer Control Register
0x51
BufMonitor
R
Buffer Monitor Register
0x52
AsyDmaCtl
R/W
Async TxDMA Control Register
0x53
IsoDmaCtl
R/W
ISO TxDMA Control Register
0x54
RxDmaCtl
R/W
RxDMA Control Register
0x55
AreaIndex
R/W
Memory Map Area Set Index Register
0x56
AreaWindow_H
R/W
Memory Map Area Set Window Register
Higher Rank
0x57
AreaWindow_L
R/W
Memory Map Area Set Window Register
Lower Rank
0x58
BRstHdrPtr_H
R
Bus Reset Header Pointer Register
Higher Rank
0x59
BRstHdrPtr_L
R
Bus Reset Header Pointer Register
Lower Rank
0x5A
BRstORBPtr_H
R
Bus Reset ORB Pointer Register
Higher Rank
0x5B
BRstORBPtr_L
R
Bus Reset ORB Pointer Register
Lower Rank
0x5C
(Reserved)
0x5D
(Reserved)
0x5E
MaintCtl_H
R/W
Maintenance Control Register
Higher Rank
0x5F
MaintCtl_L
R/W
Maintenance Control Register
Lower Rank
相關(guān)PDF資料
PDF描述
S1R72C05B08 UNIVERSAL SERIAL BUS CONTROLLER, PBGA121
S1R72C05B10 UNIVERSAL SERIAL BUS CONTROLLER, PBGA121
S1R72V17B00A UNIVERSAL SERIAL BUS CONTROLLER, PBGA60
S1R72V18B10 UNIVERSAL SERIAL BUS CONTROLLER, PBGA121
S1R72V27B05 UNIVERSAL SERIAL BUS CONTROLLER, PBGA60
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
S1R72803F00A200 功能描述:IC LINK CTRLR 1394 IDE-66 184QFP RoHS:否 類(lèi)別:集成電路 (IC) >> 接口 - 控制器 系列:- 標(biāo)準(zhǔn)包裝:4,900 系列:- 控制器類(lèi)型:USB 2.0 控制器 接口:串行 電源電壓:3 V ~ 3.6 V 電流 - 電源:135mA 工作溫度:0°C ~ 70°C 安裝類(lèi)型:表面貼裝 封裝/外殼:36-VFQFN 裸露焊盤(pán) 供應(yīng)商設(shè)備封裝:36-QFN(6x6) 包裝:* 其它名稱(chēng):Q6396337A
S1R72805F00A2 功能描述:IC LINK CTRLR 1394 IDE100 100QFP RoHS:否 類(lèi)別:集成電路 (IC) >> 接口 - 控制器 系列:- 標(biāo)準(zhǔn)包裝:4,900 系列:- 控制器類(lèi)型:USB 2.0 控制器 接口:串行 電源電壓:3 V ~ 3.6 V 電流 - 電源:135mA 工作溫度:0°C ~ 70°C 安裝類(lèi)型:表面貼裝 封裝/外殼:36-VFQFN 裸露焊盤(pán) 供應(yīng)商設(shè)備封裝:36-QFN(6x6) 包裝:* 其它名稱(chēng):Q6396337A
S1R72901F00A 功能描述:IC LINK CTRLR/PHY 1394 100-QFP RoHS:否 類(lèi)別:集成電路 (IC) >> 接口 - 控制器 系列:- 標(biāo)準(zhǔn)包裝:4,900 系列:- 控制器類(lèi)型:USB 2.0 控制器 接口:串行 電源電壓:3 V ~ 3.6 V 電流 - 電源:135mA 工作溫度:0°C ~ 70°C 安裝類(lèi)型:表面貼裝 封裝/外殼:36-VFQFN 裸露焊盤(pán) 供應(yīng)商設(shè)備封裝:36-QFN(6x6) 包裝:* 其它名稱(chēng):Q6396337A
S1R72901F00A200 功能描述:IC PHY CONT 2PORT 1394A 100-QFP RoHS:否 類(lèi)別:集成電路 (IC) >> 接口 - 控制器 系列:- 標(biāo)準(zhǔn)包裝:4,900 系列:- 控制器類(lèi)型:USB 2.0 控制器 接口:串行 電源電壓:3 V ~ 3.6 V 電流 - 電源:135mA 工作溫度:0°C ~ 70°C 安裝類(lèi)型:表面貼裝 封裝/外殼:36-VFQFN 裸露焊盤(pán) 供應(yīng)商設(shè)備封裝:36-QFN(6x6) 包裝:* 其它名稱(chēng):Q6396337A
S1R72C05 制造商:EPSON 制造商全稱(chēng):EPSON 功能描述:Support for control, bulk, interrupt, and isochronous transfers