參數(shù)資料
型號: AMD64
英文描述: AMD64 Architecture Programmer's Manual Volume 1: Application Programming
中文描述: AMD64架構(gòu)程序員手冊卷1:應(yīng)用程序編程
文件頁數(shù): 151/400頁
文件大?。?/td> 2948K
代理商: AMD64
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁當(dāng)前第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁
Chapter 3: General-Purpose Programming
117
24593—Rev. 3.09—September 2003
AMD 64-Bit Technology
I/O instructions
—Reads from and writes to I/O-address space
use the IN and OUT instructions, respectively. When the
processor executes an I/O instruction, it orders it with
respect to other loads and stores, depending on the
instruction:
-
IN instructions (IN, INS, and REP INS) are not executed
until all previous stores to memory and I/O-address space
are complete.
-
Instructions
following
an OUT instruction (OUT, OUTS,
or REP OUTS) are not executed until all previous stores
to memory and I/O-address space are complete, including
the store performed by the OUT.
Locked instructions
—A locked instruction is one that
contains the LOCK instruction prefix. A locked instruction
is used to perform an atomic read-modify-write operation on
a memory operand, so it needs exclusive access to the
memory location for the duration of the operation. Locked
instructions order memory accesses in the following way:
-
All previous loads and stores (in program order) are
completed prior to executing the locked instruction.
-
The locked instruction is completed before allowing
loads and stores for subsequent instructions (in program
order) to occur.
Only certain instructions can be locked. See “Lock Prefix” in
Volume 3 for a list of instructions that can use the LOCK prefix.
3.9.3
Caches
Depending on the instruction, operands can be encoded in the
instruction opcode or located in registers, I/O ports, or memory
locations. An operand that is located in memory can actually be
physically present in one or more locations within a system’s
memory hierarchy
.
Memory Hierarchy.
A system’s memory hierarchy may have some
or all of the following levels:
Main Memory
—Main memory is external to the processor
chip and is the memory-hierarchy level farthest from the
processor’s execution units. All physical-memory addresses
are present in main memory, which is implemented using
relatively slow, but high-density memory devices.
External Caches
—External caches are external to the
processor chip, but are implemented using lower-capacity,
higher-performance memory devices than system memory.
相關(guān)PDF資料
PDF描述
AMDATHLON AMD Athlon - AMD Athlon Processor Model 4 Revision Guide
AMDATHLON64 AMD Athlon 64 - Report of Management on Processor Performance Benchmarks AMD Athlon 64 Processor 3200+
AMDATHLONMP AMD Athlon MP - AMD Athlon MP Processor Model 6 Data Sheet
AMDATHLONXP AMD Athlon XP - AMD Athlon XP Processor Model 8 Data Sheet
AMDDURON AMD Duron - AMD Duron Processor Model 3 Revision Guide
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AMD-640 制造商:未知廠家 制造商全稱:未知廠家 功能描述:AMD-640 Chipset IBIS I/O Model Application Note
AMD-640CHIPSET 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Peripheral IC
AMD650-N10D-T 制造商:SMC Corporation of America 功能描述:Micro Mist Separator, 6000 L/min(ANR), 1-in NPT Port, N.O. Auto Drain, 99.9% Effic.
AMD-750 制造商:未知廠家 制造商全稱:未知廠家 功能描述:AMD-750? Chipset Overview
AMD-751 制造商:未知廠家 制造商全稱:未知廠家 功能描述:AMD-751 - AMD-751 System Controller Revision Guide