43
24267A/0—December 2000
Preliminary Information
State Transitions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
controlling with BVC field. . . . . . . . . . . . . . . . . . . . . . . . . . 6
event sequence . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
timing requirements. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
Stop Grant Time-Out Counter (SGTC) . . . . . . . . . . . . . . . . . 11
Strapping Considerations. . . . . . . . . . . . . . . . . . . . . . . . . .9
,
14
System Management Mode (SMM). . . . . . . . . . . . . . . . . . . . 29
System Power Good (SPWRGD) Signal . . . . . . . . . . . . . . . . 14
T
Technical Support. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
Timing Requirements. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
V
VCC2 Pins
core voltage of 1.5 V at power-up . . . . . . . . . . . . . . . . . . . 20
initialized to 2.0 V . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
pin designations (table) . . . . . . . . . . . . . . . . . . . . . . . .35
,
37
VCC3 Pins
pin designations (table) . . . . . . . . . . . . . . . . . . . . . . . .35
,
37
VID[4:0] Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
input-to-output voltage codes (table) . . . . . . . . . . . . . . . . 13
modification for maximum BF[2:0] boot option . . . . . . . 24
outputs not used . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14
reset state . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
,
14
,
33
using all outputs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
voltage ID control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
voltage ID output . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
VIDC Bit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .11
,
16
VIDO Field. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
,
10
–
11
,
15
Voltage
control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
dynamic core voltage control. . . . . . . . . . . . . . . . . . . . . . . 15
PGOOD gating during transition. . . . . . . . . . . . . . . . . . . . 26
regulator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .12
–
13
,
17
safe voltage and frequency combination at Reset . . . . . 20
versus frequency options . . . . . . . . . . . . . . . . . . . . . . . . . . 22
Voltage ID Control (VIDC). . . . . . . . . . . . . . . . . . . . . . . .11
,
16
Voltage ID Output (VIDO). . . . . . . . . . . . . . . . . . . . . . . . .7
,
11
VSS Pins
pin designations (table) . . . . . . . . . . . . . . . . . . . . . . . .35
,
37
W
Windows Driver . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29