參數(shù)資料
型號: TSB42AA9I
廠商: Texas Instruments, Inc.
英文描述: STORAGELYNX 1394 LINK-LAYER CONTROLLER FOR ATA/ATAPI STORAGE PRODUCTS
中文描述: STORAGELYNX 1394鏈路層的ATA控制器/ ATAPI儲存產(chǎn)品
文件頁數(shù): 59/183頁
文件大?。?/td> 798K
代理商: TSB42AA9I
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁當前第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁
47
The time stamp is extracted from the SYT field of the CIP headers of the first source packet of a frame. An
additional receive offset, which is programmable in CFR, is added to the time stamp value. Figure 410
shows how the time stamp is computed on receive. Lowadd is computed by adding as shown in the figure.
Highadd is computed by adding also. The resultant time stamp is the concatenation of lowadd and highadd.
The resulting time computation is used to signal the reception of a frame at regular intervals DV_Frame_Out.
: Lowadd < 3072
Received
Timestamp
Highadd
+
Lowadd
Rx Offset
Time Stamp
Highadd + 1
Lowadd 3072
: Lowadd > 3072
Figure 410. Time Stamp Calculation DV Data Received
4.3
ceLynx Interrupt Structure
ceLynx has several levels of interrupts for use by the host processor and application software. The interrupts
can be programmed to output on the external INT terminal. Programming the interrupt mask registers
determines which interrupts are output to the external INT terminal.
Should an INT event occur, the application software should read the SYSINT register first to determine which
interrupt register was triggered. Then the application software should read and clear the specific interrupt
register.
Table 43. Interrupt Enables and Descriptions
INTERRUPT REGISTER
INTERRUPT REGISTER
ENABLE
DESCRIPTION
Reg 0x014h SYSINT
Reg 0x014h SYSINT
Gives visibility over all ceLynx interrupts. This register
should be used to determine which interrupt register has
triggered the external INT pin.
Reg 0x044h LINT
Reg 0x048h LINTEN
1394 bus interrupts
Reg 0x88h HSDIAINT
Reg 0x08Ch HSDIAINTEN
Interrupts for the HSDIA port
Reg 0x0C8h HSDIBINT
Reg 0x0CCh HSDIBINTEN
Interrupts for the HSDIB port
Reg 0x14Ch DBINT0
Reg 0x150h DBINT0EN
Interrupts 0 for data buffers
Reg 0x154h DBINT1
Reg 0x158h DBINT1EN
Interrupts 1 for data buffers
Reg 0x248h TXDPINT
Reg 0x24Ch TXDPINTEN
Interrupts for the transmit data path for all buffers
Reg 0x348h RXDPINT
Reg 0x34Ch RXDPINTEN
Interrupts for the receive data path for all buffers
相關PDF資料
PDF描述
TSB42AA9IPZT STORAGELYNX 1394 LINK-LAYER CONTROLLER FOR ATA/ATAPI STORAGE PRODUCTS
TSB42AB4I IEEE 1394 A CONSUMER ELECTRONICS LINK LAYER CONTROLLER
TSB42AB4PGE IEEE 1394 A CONSUMER ELECTRONICS LINK LAYER CONTROLLER
TSB43AA82A1 1394 integrated PHY and link layer controller(1394集成PHY和鏈路層控制器)
TSB81BA3I IEEE 1394b THREE-PORT CABLE TRANSCEIVER/ARBITER
相關代理商/技術參數(shù)
參數(shù)描述
TSB42AA9IPZT 功能描述:IC 1394 STORAGELYNX 100-TQFP RoHS:否 類別:集成電路 (IC) >> 接口 - 控制器 系列:- 標準包裝:4,900 系列:- 控制器類型:USB 2.0 控制器 接口:串行 電源電壓:3 V ~ 3.6 V 電流 - 電源:135mA 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:36-VFQFN 裸露焊盤 供應商設備封裝:36-QFN(6x6) 包裝:* 其它名稱:Q6396337A
TSB42AA9PZT 制造商:Rochester Electronics LLC 功能描述:- Bulk
TSB42AA9PZTR 制造商:Rochester Electronics LLC 功能描述:- Tape and Reel
TSB42AB4 制造商:TI 制造商全稱:Texas Instruments 功能描述:IEEE 1394 A CONSUMER ELECTRONICS LINK LAYER CONTROLLER
TSB42AB4I 制造商:TI 制造商全稱:Texas Instruments 功能描述:IEEE 1394 A CONSUMER ELECTRONICS LINK LAYER CONTROLLER