iv
Contents (Continued)
Section
Title
Page
2.11 General-Control Register
2.11.1
HSYNCOUT and VSYNCOUT (Bits 0 and 1)
2.11.2
Split-Shift-Register-Transfer Enable (SSRT) and Special Nibble-Mode
Enable (SNM) (Bits 2 and 3)
2.11.3
Pedestal-Enable Control (Bit 4)
2.11.4
Sync-Enable Control (Bit 5)
2.11.5
Little-/Big-Endian-Mode Control (Bit 6)
2.11.6
MUXOUT (Bit 7)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.12 Test Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.12.1
Frame-Buffer Data Flow Test
2.12.2
Identification Code
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.12.3
Ones-Accumulation Screen-Integrity Test
2.12.4
Analog Test
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2–19
2–20
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . .
2–20
2–20
2–20
2–20
2–21
2–21
2–22
2–22
2–22
2–22
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . .
3
Electrical Specifications
3.1
Absolute Maximum Ratings Over Operating Free-Air Temperature Range
3.2
Recommended Operating Conditions
3.3
Electrical Characteristics
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.4
Operating Characteristics
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5
Timing Requirements
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.6
Switching Characteristics
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TLC34076M-85
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TL34076M-110, TLC34076M-135
3.7
Timing Diagrams
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3–1
3–1
3–1
3–2
3–3
3–4
3–5
3–5
3–6
3–7
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Appendix A
SCLK/VCLK and the TMS340x0
A–1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Appendix B
PC Board Layout Considerations
B–1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Appendix C
SCLK Frequency < VCLK Frequency
C–1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Appendix D
Mechanical Data
D–1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .