參數(shù)資料
型號: TFRA08C13
廠商: Lineage Power
元件分類: 通信及網(wǎng)絡(luò)
英文描述: Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
中文描述: Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
文件頁數(shù): 105/188頁
文件大?。?/td> 3047K
代理商: TFRA08C13
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁當(dāng)前第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁
Lucent Technologies Inc.
105
Preliminary Data Sheet
October 2000
TFRA08C13 OCTAL T1/E1 Framer
Concentration Highway Interface
(continued)
Figure 42 and Figure 43 illustrate the CHI timing.
5-3916(F).d
Note: For case illustrated, RFE = 0, and RCE = 0.
Figure 42. Receive CHI (RCHIDATA) Timing
5-3917(F).d
Note: For case illustrated, TFE = 0 and TCE = 0.
Figure 43. Transmit CHI (TCHIDATA) Timing
CHICLK
CHIFS
RCHIDATA
t14S
t14H
t14S: CHIFS SETUP = 30 ns min
t15H
t14H: CHIFS HOLD = 45 ns min
t15S: RCHIDATA SETUP = 25 ns min
t15S
t15S: RCHIDATA HOLD = 25 ns min
CHICLK
CHIFS
TCHIDATA
t14S
t14H
t14S: CHIFS SETUP = 35 ns min
t19
t14H: CHIFS HOLD = 45 ns min
t19: CHICK TO TCHIDATA DELAY = 25 ns max
JTAG Boundary-Scan Specification
Principle of the Boundary Scan
The boundary scan (BS) is a test aid for chip, module,
and system testing. The key aspects of BS are as fol-
lows:
I
Testing the connections between ICs on a particular
board.
I
Observation of signals to the IC pins during normal
operating functions.
I
Controlling the built-in-self-test (BIST) of an IC.
TFRA08C13 does not support BS-BIST.
Designed according to the IEEE Std. 1149.1-1990
standard, the BS test logic consists of a defined
interface: the test access port (TAP). The TAP is made
up of four signal pins assigned solely for test purposes.
The fifth test pin ensures that the test logic is initialized
asynchronously. The BS test logic also comprises a 16-
state TAP controller, an instruction register with a
decoder, and several test data registers (BS register,
BYPASS register, and IDCODE register). The main
component is the BS register that links all the chip pins
to a shift register by means of special logic cells. The
test logic is designed in such a way that it is operated
independently of the application logic of the
TFRA08C13 (the mode multiplexer of the BS output
cells may be shared). Figure 44 illustrates the block
diagram of the TFRA08C13’s BS test logic.
相關(guān)PDF資料
PDF描述
TFS380C VI TELEFILTER Filter specification
TFT0675F Anti-Aliasing and Reconstruction TFT range
TFT0675S Anti-Aliasing and Reconstruction TFT range
TFT1350F Anti-Aliasing and Reconstruction TFT range
TFT1350S Anti-Aliasing and Reconstruction TFT range
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
TFRA08C13-DB 制造商:AGERE 制造商全稱:AGERE 功能描述:TFRA08C13 OCTAL T1/E1 Framer
TFRA28J133BAL-1 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Telecomm/Datacomm
TFRA84J13 制造商:AGERE 制造商全稱:AGERE 功能描述:Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
TFRA84J131BL-3-DB 制造商:LSI Corporation 功能描述:Framer DS0/DS1/DS2/DS3/E1/E2/E3 1.5V/3.3V 909-Pin BGA
TFRA84J13DS0 制造商:AGERE 制造商全稱:AGERE 功能描述:Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0