參數(shù)資料
型號: M38198ECFS
元件分類: 微控制器/微處理器
英文描述: 8-BIT, UVPROM, 4.2 MHz, MICROCONTROLLER, CQCC100
封裝: CERAMIC, LCC-100
文件頁數(shù): 161/218頁
文件大?。?/td> 2137K
代理商: M38198ECFS
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁當(dāng)前第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁
33
3819 Group
SINGLE-CHIP 8-BIT CMOS MICROCOMPUTER
MITSUBISHI MICROCOMPUTERS
G1 (SEG PA)
0F8016
FLD automatic
display RAM
G2 (SEG PA)
G15 (SEG PA)
G16 (SEG PA)
G1 (SEG P8)
G2 (SEG P8)
0F8F16
0F9016
G15 (SEG P8)
G16 (SEG P8)
G1 (SEG P9)
G2 (SEG P9)
0F9F16
0FA016
G15 (SEG P9)
G16 (SEG P9)
G1 (SEG P3)
G2 (SEG P3)
0FAF16
0FB016
G15 (SEG P3)
G16 (SEG P3)
G1 (SEG P0)
G2 (SEG P0)
0FBF16
0FC016
G15 (SEG P0)
G16 (SEG P0)
G1 (SEG P1)
G2 (SEG P1)
0FCF16
0FD016
G15 (SEG P1)
G16 (SEG P1)
0FDF16
Local
address bus
Main
address bus
Address
decoder
FLD data pointer
(address 003816)
FLD data pointer
reload register
(address 003816)
Timing
generator
FLD blanking interrupt
FLD digit interrupt
PA1/SEG1
S/P
PA0/SEG0
S/P
PA2/SEG2
S/P
PA3/SEG3
S/P
PA4/SEG4
S/P
PA5/SEG5
S/P
PA6/SEG6
S/P
PA7/SEG7
S/P
001416
003516
8
P81/SEG9
S/P
P80/SEG8
S/P
P82/SEG10
S/P
P83/SEG11
S/P
P84/SEG12
S/P
P85/SEG13
S/P
P86/SEG14
S/P
P87/SEG15
S/P
001016
003416
8
P91/SEG17
P90/SEG16
P92/SEG18
P93/SEG19
P94/SEG20
P95/SEG21
P96/SEG22
P97/SEG23
001216
8
P01/SEG33/DIG1
S/D
P00/SEG32/DIG0
S/D
P02/SEG34/DIG2
S/D
P03/SEG35/DIG3
S/D
P04/SEG36/DIG4
S/D
P05/SEG37/DIG5
S/D
P06/SEG38/DIG6
S/D
P07/SEG39/DIG7
S/D
000016
003216
8
P21/DIG17
D/P
P20/DIG16
D/P
P22/DIG18
D/P
P23/DIG19
D/P
4
FLDC mode
register 1
(address 003616)
P11/SEG41/DIG9
S/D
P10/SEG40/DIG8
S/D
P12/DIG10
P13/DIG11
P14/DIG12
P15/DIG13
P16/DIG14
P17/DIG15
000216
003716
8
P31/SEG25
P30/SEG24
P32/SEG26
P33/SEG27
P34/SEG28
P35/SEG29
P36/SEG30
P37/SEG31
000616
8
Main
data bus
Local
data bus
000416
003316
FLD CONTROLLER
The 3819 group has fluorescent display (FLD) drive and control
circuits.
The FLD controller consists of the following components:
42 pins for segments
20 pins for digits
FLDC mode register 1
FLDC mode register 2
FLD data pointer
FLD data pointer reload register
Port P0 segment/digit switch register
Port P2 digit/port switch register
Port PA segment/port switch register
Port P8 segment/port switch register
96-byte FLD automatic display RAM
The segment pins can be used from 16 up to 42 pins (maximum)
and the digit pins can be used from 6 up to 16 pins (maximum).
The segment and the digit pins can be used up to 52 pins (maxi-
mum) in total.
In the FLD automatic display mode ports P12 to P17 become digit
pins DIG10 to DIG15 automatically.
Fig. 27 FLD control circuit block diagram
相關(guān)PDF資料
PDF描述
M38199MF-XXXFP 8-BIT, MROM, 4.2 MHz, MICROCONTROLLER, PQFP100
M38199EFFP 8-BIT, OTPROM, MICROCONTROLLER, PQFP100
M38198EC-XXXFP 8-BIT, OTPROM, MICROCONTROLLER, PQFP100
M38199MF-XXXKP 8-BIT, MROM, MICROCONTROLLER, PQFP100
M38198MC-XXXKP 8-BIT, MROM, MICROCONTROLLER, PQFP100
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
M38198MCA809 制造商:Panasonic Industrial Company 功能描述:IC
M38198MCA824 制造商:Panasonic Industrial Company 功能描述:IC
M38198MCA827 制造商:Panasonic Industrial Company 功能描述:IC
M38199MF072F 制造商:Panasonic Industrial Company 功能描述:IC
M38199MF210F 制造商:Panasonic Industrial Company 功能描述:IC