參數(shù)資料
型號(hào): XCV812E-6FG900C
廠商: Xilinx Inc
文件頁(yè)數(shù): 113/118頁(yè)
文件大?。?/td> 0K
描述: IC FPGA 1.8V C-TEMP 900-FBGA
產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
標(biāo)準(zhǔn)包裝: 1
系列: Virtex®-E EM
LAB/CLB數(shù): 4704
邏輯元件/單元數(shù): 21168
RAM 位總計(jì): 1146880
輸入/輸出數(shù): 556
門數(shù): 254016
電源電壓: 1.71 V ~ 1.89 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 900-BBGA
供應(yīng)商設(shè)備封裝: 900-FBGA
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)當(dāng)前第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)
Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
Module 4 of 4
DS025-4 (v3.0) March 21, 2014
18
R
— OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
6
IO_L150P_YY
U4
6
IO_L151N_Y
T7
6
IO_L151P_Y
U3
6
IO_L152N_Y
U2
6
IO_L152P_Y
T6
6
IO_L153N_Y
U1
6
IO_L153P_Y
T4
6
IO_L154N_Y
R7
6
IO_L154P_Y
T3
6
IO_VREF_L155N_YY
R4
6
IO_L155P_YY
R6
6
IO_L156N_YY
R3
6
IO_L156P_YY
R5
6
IO_L157N_Y
P8
6
IO_L157P_Y
P7
6
IO_VREF_L158N_Y
R1
6
IO_L158P_Y
P6
6
IO_L159N_YY
P5
6
IO_L159P_YY
P4
7IO
D2
7IO
D3
7IO
E1
7IO
G1
7IO
H2
7
IO_L160N_YY
N5
7
IO_L160P_YY
N8
7
IO_L161N_YY
N6
7
IO_L161P_YY
N3
7
IO_L162N_Y
N4
7
IO_VREF_L162P_Y
M2
7
IO_L163N_Y
N7
7
IO_L163P_Y
M7
7
IO_L164N_YY
M6
7
IO_L164P_YY
M3
Table 3:
FG676 Fine-Pitch BGA — XCV405E
Bank
Pin Description
Pin #
7
IO_L165N_YY
M4
7
IO_VREF_L165P_YY
M5
7
IO_L166N_Y
L3
7
IO_L166P_Y
L7
7
IO_L167N_Y
L6
7
IO_L167P_Y
K2
7
IO_L168N_Y
L4
7
IO_L168P_Y
K1
7
IO_L169N_Y
K3
7
IO_L169P_Y
L5
7
IO_L170N_YY
K5
7
IO_L170P_YY
J3
7
IO_L171N_YY
K4
7
IO_L171P_YY
J4
7
IO_L172N_YY
H3
7
IO_VREF_L172P_YY
K6
7
IO_L173N_YY
K7
7
IO_L173P_YY
G3
7
IO_L174N_Y
J5
7
IO_L174P_Y
H1
7
IO_L175N_Y
G2
7
IO_L175P_Y
J6
7
IO_L176N_YY
J7
7
IO_L176P_YY
F1
7
IO_L177N_YY
H4
7
IO_VREF_L177P_YY
G4
7
IO_L178N_Y
F3
7
IO_L178P_Y
H5
7
IO_L179N_Y
E2
7
IO_L179P_Y
H6
7
IO_L180N_Y
G5
7
IO_VREF_L180P_Y
F4
7
IO_L181N_Y
H7
7
IO_L181P_Y
G6
7
IO_L182N_YY
E3
Table 3:
FG676 Fine-Pitch BGA — XCV405E
Bank
Pin Description
Pin #
相關(guān)PDF資料
PDF描述
RCB106DHAR-S621 EDGECARD 212POS DIP R/A .050 SLD
XC6VLX240T-1FFG1759C IC FPGA VIRTEX 6 241K 1759FFGBGA
ACC65DRXN CONN EDGECARD 130PS .100 DIP SLD
RMC65DRYI-S734 CONN EDGECARD 130PS DIP .100 SLD
XC4VSX55-10FF1148I IC FPGA VIRTEX-4SX 1148FFBGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XCV812E-6FG900I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-7BG404C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-7BG404I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-7BG556C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-7BG556I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays