參數(shù)資料
型號(hào): XCV812E-6FG900C
廠商: Xilinx Inc
文件頁(yè)數(shù): 110/118頁(yè)
文件大小: 0K
描述: IC FPGA 1.8V C-TEMP 900-FBGA
產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
標(biāo)準(zhǔn)包裝: 1
系列: Virtex®-E EM
LAB/CLB數(shù): 4704
邏輯元件/單元數(shù): 21168
RAM 位總計(jì): 1146880
輸入/輸出數(shù): 556
門數(shù): 254016
電源電壓: 1.71 V ~ 1.89 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 900-BBGA
供應(yīng)商設(shè)備封裝: 900-FBGA
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)當(dāng)前第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)
Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
DS025-4 (v3.0) March 21, 2014
Module 4 of 4
15
R
— OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
2
IO_L58P_YY
H25
2
IO_L58N_YY
K23
2
IO_L59P_Y
L20
2
IO_L59N_Y
J26
2
IO_L60P_Y
K25
2
IO_L60N_Y
L22
2
IO_L61P_Y
L21
2
IO_L61N_Y
L23
2
IO_L62P_Y
M20
2
IO_L62N_Y
L24
2
IO_VREF_L63P_YY
M23
2
IO_D3_L63N_YY
M22
2
IO_L64P_YY
L26
2
IO_L64N_YY
M21
2
IO_L65P_Y
N19
2
IO_L65N_Y
M24
2
IO_VREF_L66P_Y
M26
2
IO_L66N_Y
N20
2
IO_L67P_YY
N24
2
IO_L67N_YY
N21
2
IO_L68P_YY
N23
2
IO_L68N_YY
N22
3IO
P24
3IO
W25
3IO
Y26
3
IO
AB25
3IO
AC26
3
IO_L69P_YY
P21
3
IO_L69N_YY
P23
3
IO_L70P_Y
P22
3
IO_VREF_L70N_Y
R25
3
IO_L71P_Y
P19
3
IO_L71N_Y
P20
3
IO_L72P_YY
R21
Table 3:
FG676 Fine-Pitch BGA — XCV405E
Bank
Pin Description
Pin #
3
IO_L72N_YY
R22
3
IO_D4_L73P_YY
R24
3
IO_VREF_L73N_YY
R23
3
IO_L74P_Y
T24
3
IO_L74N_Y
R20
3
IO_L75P_Y
T22
3
IO_L75N_Y
U24
3
IO_L76P_Y
T23
3
IO_L76N_Y
U25
3
IO_L77P_Y
T21
3
IO_L77N_Y
U20
3
IO_L78P_YY
U22
3
IO_L78N_YY
V26
3
IO_L79P_YY
T20
3
IO_D5_L79N_YY
U23
3
IO_D6_L80P_YY
V24
3
IO_VREF_L80N_YY
U21
3
IO_L81P_YY
V23
3
IO_L81N_YY
W24
3
IO_L82P_Y
V22
3
IO_L82N_Y
W26
3
IO_L83P_Y
Y25
3
IO_L83N_Y
V21
3
IO_L84P_YY
V20
3
IO_L84N_YY
AA26
3
IO_L85P_YY
Y24
3
IO_VREF_L85N_YY
W23
3
IO_L86P_Y
AA24
3
IO_L86N_Y
Y23
3
IO_L87P_Y
AB26
3
IO_L87N_Y
W21
3
IO_L88P_Y
Y22
3
IO_VREF_L88N_Y
W22
3
IO_L89P_Y
AA23
3
IO_L89N_Y
AB24
Table 3:
FG676 Fine-Pitch BGA — XCV405E
Bank
Pin Description
Pin #
相關(guān)PDF資料
PDF描述
RCB106DHAR-S621 EDGECARD 212POS DIP R/A .050 SLD
XC6VLX240T-1FFG1759C IC FPGA VIRTEX 6 241K 1759FFGBGA
ACC65DRXN CONN EDGECARD 130PS .100 DIP SLD
RMC65DRYI-S734 CONN EDGECARD 130PS DIP .100 SLD
XC4VSX55-10FF1148I IC FPGA VIRTEX-4SX 1148FFBGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XCV812E-6FG900I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-7BG404C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-7BG404I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-7BG556C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-7BG556I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays