參數(shù)資料
型號(hào): XC3S500E-4FG320I
廠商: Xilinx Inc
文件頁(yè)數(shù): 89/227頁(yè)
文件大?。?/td> 0K
描述: IC FPGA SPARTAN 3E 320FBGA
標(biāo)準(zhǔn)包裝: 84
系列: Spartan®-3E
LAB/CLB數(shù): 1164
邏輯元件/單元數(shù): 10476
RAM 位總計(jì): 368640
輸入/輸出數(shù): 232
門數(shù): 500000
電源電壓: 1.14 V ~ 1.26 V
安裝類型: 表面貼裝
工作溫度: -40°C ~ 100°C
封裝/外殼: 320-BGA
供應(yīng)商設(shè)備封裝: 320-FBGA(19x19)
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)當(dāng)前第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)
Spartan-3E FPGA Family: Pinout Descriptions
DS312 (v4.1) July 19, 2013
Product Specification
179
TQ144 Footprint
Note pin 1 indicator in top-left corner and logo orientation.
Double arrows (
) indicates a pinout migration difference
between the XC3S100E and XC3S250E.
X-Ref Target - Figure 82
Figure 82: TQ144 Package Footprint (top view)
TD
I
IO
_L10N
_0/
H
SW
AP
IO
_L10P_0
IP
IO
_L09N
_0
IO
_L09P_0
VC
C
O
_0
VC
C
A
U
X
IP
IO
_L08N
_0/
V
R
E
F
_
0
IO
_L08P_0
GN
D
IO
_L07N
_0/
G
C
L
K11
IO
_L07P_0/
GC
LK10
IP
_L06N
_
0/
GC
LK9
IP
_L06P_0/
GC
LK8
GN
D
IO
_L05N
_0/
G
C
L
K7
IO
_L05P_0/
GC
LK6
IO
/V
RE
F
_
0
IO
_L04N
_0/
G
C
L
K5
IO
_L04P_0/
GC
LK4
VC
C
O
_0
IP
_L03N
_
0
IP
_L03P_0
GN
D
IO
_L02N
_0
IO
_L02P_0
V
C
CI
NT
IP
IO
_L01N
_0
IO
_L01P_0
IP
TC
K
TD
O
144
143
142
141
140
139
138
137
136
135
134
133
132
131
130
129
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
PROG_B
1
108 TMS
IO_L01P_3
2
107 IP
IO_L01N_3
3
106 IO_L10N_1/LDC2
IO_L02P_3
4
105 IO_L10P_1/LDC1
IO_L02N_3/VREF_3
5
104 IO_L09N_1/LDC0
IP
6
103 IO_L09P_1/HDC
IO_L03P_3
7
102 VCCAUX
IO_L03N_3
8
101 IP
VCCINT
9
100 VCCO_1
(
)IP
10
99
GND
11
98
IO/A0
IP/VREF_3
12
97
IO_L08N_1/A1
VCCO_3
13
96
IO_L08P_1/A2
IO_L04P_3/LHCLK0
14
95
IP/VREF_1
IO_L04N_3/LHCLK1
15
IO_L07N_1/A3/RHCLK7
IO_L05P_3/LHCLK2
16
IO_L07P_1/A4/RHCLK6
IO_L05N_3/LHCLK3
17
IO_L06N_1/A5/RHCLK5
IP
18
IO_L06P_1/A6/RHCLK4
GND
19
90
GND
IO_L06P_3/LHCLK4
20
89
IP
IO_L06N_3/LHCLK5
21
IO_L05N_1/A7/RHCLK3
IO_L07P_3/LHCLK6
22
IO_L05P_1/A8/RHCLK2
IO_L07N_3/LHCLK7
23
IO_L04N_1/A9/RHCLK1
IP
24
IO_L04P_1/A10/RHCLK0
IO_L08P_3
25
84
IP
IO_L08N_3
26
83
IO/VREF_1
GND
27
82
IO_L03N_1/A11
VCCO_3
28
81
IO_L03P_1/A12
(
)IP
29
80
VCCINT
VCCAUX
30
79
VCCO_1
(
) IO/VREF_3
31
78
IP
IO_L09P_3
32
77
IO_L02N_1/A13
IO_L09N_3
33
76
IO_L02P_1/A14
IO_L10P_3
34
75
IO_L01N_1/A15
IO_L10N_3
35
74
IO_L01P_1/A16
IP
36
73
GND
37
38
39
40
41
42
43
44
45
46
47
48
49
52
55
60
61
62
63
64
65
66
67
68
69
70
71
72
GN
D
IP
IO_L01P_2/
C
S
O_B
IO_L01N
_2/
IN
IT
_B
IP
VC
C
O
_2
IO
_L02P_2/
D
O
U
T
/B
U
S
Y
IO
_L02N
_2/
M
OSI
/C
S
I_
B
V
C
CI
NT
GN
D
IP
_L03P_2
IP
_L03N
_2/
VR
EF
_2
VC
C
O
_2
IO
_L04P_2/
D
7
/G
C
L
K12
IO
_L04N
_2/
D
6
/G
C
L
K13
IO
/D
5
IO
_L05P_2/
D
4
/G
C
L
K14
IO
_L05N
_2/
D
3
/G
C
L
K15
GN
D
IP_L06P_2/
R
D
W
R
_
B/
GC
LK0
IP
_L06N
_2/
M
2
/G
C
L
K1
IO_L07P_2/
D
2
/G
C
L
K2
IO
_L07N
_2/
D
1
/G
C
L
K3
IO
/M
1
GN
D
IO_L08P_2/
M
0
IO
_L08N
_2/
D
IN
/D
0
VC
C
O
_2
VC
C
A
U
X
(
)
IO/
VR
EF
_2
IO_L09P_2/
VS2/
A
19
IO
_L09N
_2/
VS1/
A
18
IP
IO_L10P_2/
VS0/
A
17
IO_L10N
_2/
C
LK
DO
N
E
Bank 0
Bank
3
Bank
1
Bank 2
50
51
53
54
56
57
58
59
85
86
87
88
91
92
93
94
DS312-4_01_082009
20
I/O: Unrestricted, general-purpose
user I/O
42
DUAL: Configuration pin, then
possible user I/O
9
VREF: User I/O or input voltage
reference for bank
21
INPUT: Unrestricted,
general-purpose input pin
16
CLK: User I/O, input, or global
buffer input
9
VCCO: Output voltage supply for
bank
2
CONFIG: Dedicated configuration
pins
4
JTAG: Dedicated JTAG port pins
4
VCCINT: Internal core supply
voltage (+1.2V)
0
N.C.: Not connected
13
GND: Ground
4
VCCAUX: Auxiliary supply voltage
(+2.5V)
相關(guān)PDF資料
PDF描述
25LC040AT-I/MNY IC EEPROM SER 4K 512X8 8TDFN
5552568-1 CONN CHAMP JACKSCREW KIT 4-40
25AA040AT-I/MNY IC EEPROM SER 4K 512X8 8TDFN
XC3S500E-5FGG320C IC FPGA SPARTAN-3E 500K 320-FBGA
XC3S500E-4FGG320I IC FPGA SPARTAN-3E 500K 320-FBGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XC3S500E-4FGG320C 功能描述:IC SPARTAN-3E FPGA 500K 320FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Spartan®-3E 標(biāo)準(zhǔn)包裝:60 系列:XP LAB/CLB數(shù):- 邏輯元件/單元數(shù):10000 RAM 位總計(jì):221184 輸入/輸出數(shù):244 門數(shù):- 電源電壓:1.71 V ~ 3.465 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:388-BBGA 供應(yīng)商設(shè)備封裝:388-FPBGA(23x23) 其它名稱:220-1241
XC3S500E-4FGG320I 功能描述:IC FPGA SPARTAN-3E 500K 320-FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Spartan®-3E 標(biāo)準(zhǔn)包裝:40 系列:Spartan® 6 LX LAB/CLB數(shù):3411 邏輯元件/單元數(shù):43661 RAM 位總計(jì):2138112 輸入/輸出數(shù):358 門數(shù):- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應(yīng)商設(shè)備封裝:676-FBGA(27x27)
XC3S500E-4FT256C 制造商:Xilinx 功能描述:FPGA SPARTAN-3E 500K GATES 10476 CELLS 572MHZ 90NM 1.2V 256F - Trays
XC3S500E-4FT256I 功能描述:IC FPGA SPARTAN 3E 256FTBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Spartan®-3E 標(biāo)準(zhǔn)包裝:40 系列:Spartan® 6 LX LAB/CLB數(shù):3411 邏輯元件/單元數(shù):43661 RAM 位總計(jì):2138112 輸入/輸出數(shù):358 門數(shù):- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應(yīng)商設(shè)備封裝:676-FBGA(27x27)
XC3S500E-4FT256I4003 制造商:Xilinx 功能描述: