參數(shù)資料
型號(hào): VOICE-RECORD-RD
廠(chǎng)商: Silicon Laboratories Inc
文件頁(yè)數(shù): 92/270頁(yè)
文件大小: 0K
描述: KIT REF DESIGN VOICE RECORD F41X
標(biāo)準(zhǔn)包裝: 1
主要目的: 音頻,語(yǔ)音錄制/回放
嵌入式: 是,MCU,8 位
已用 IC / 零件: C8051F411-GM
主要屬性: MCU,87 秒,8 kHz,
次要屬性: 需要 Keil 編譯器和 USB 調(diào)試適配器
已供物品: 板,電池,CD,耳機(jī),電源
相關(guān)產(chǎn)品: 336-1317-ND - KIT EVAL FOR C8051F411
其它名稱(chēng): 336-1315
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)當(dāng)前第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)
Rev. 1.1
181
C8051F410/1/2/3
SFR Definition 20.2. RTC0ADR: smaRTClock Address
Bit 7:
BUSY: smaRTClock Interface Busy bit.
Writing a ‘1’ to this bit initiates a smaRTClock indirect read operation. This bit is automati-
cally cleared by hardware when the operation is complete.
0: smaRTClock Interface is not busy.
1: smaRTClock Interface is busy performing a read or write operation.
Bit 6:
AUTORD: smaRTClock Interface Auto Read Enable.
0: BUSY must be written manually for each smaRTClock indirect read operation.
1: The next smaRTClock indirect read operation is initiated when RTC0DAT is read by soft-
ware.
Bit 5:
VREGEN: Backup Supply Voltage Regulator Enable.
This bit is automatically set to 1b when VRTC-BACKUP > VDD.
0: Backup Supply Voltage Regulator Disabled (smaRTClock powered from VDD).
1: Force Backup Supply Voltage Regulator Enabled (smaRTClock powered from VRTC-
BACKUP).
Bit 4:
SHORT: Short Read/Write Timing Enable.
0: smaRTClock reads and writes are 4 system clocks wide.
1: smaRTClock reads and writes are 1 system clock wide.
Note: Increasing the speed of the smaRTClock reads and writes may also slightly increase
power consumption.
Bits 3–0: RTC0ADDR: smaRTClock Address Bits
These bits select the smaRTClock internal register that is targeted by reads/writes to
RTC0DAT.
Note: The RTC0ADDR bits increment after each indirect read/write operation that
targets a CAPTUREn or ALARMn internal register.
R/W
Reset Value
BUSY
AUTORD VREGEN
SHORT
RTC0ADDR
Variable
Bit7
Bit6
Bit5
Bit4
Bit3
Bit2
Bit1
Bit0
SFR Address:
0xAC
RTC0ADDR
smaRTClock Internal Register
0000
CAPTURE0
0001
CAPTURE1
0010
CAPTURE2
0011
CAPTURE3
0100
CAPTURE4
0101
CAPTURE5
0110
RTC0CN
0111
RTC0XCN
1000
ALARM0
1001
ALARM1
1010
ALARM2
1011
ALARM3
1100
ALARM4
1101
ALARM5
1110
RAMADDR
1111
RAMDATA
相關(guān)PDF資料
PDF描述
L-15F1R8JV4E WIREWOUND INDUCTOR 1800NH 0805
HBC08DREH-S734 CONN EDGECARD 16POS .100 EYELET
GBM25DCBI CONN EDGECARD 50POS R/A .156 SLD
EBM25DCBD-S189 CONN EDGECARD 50POS R/A .156 SLD
M3CCK-2018J IDC CABLE - MKC20K/MC20G/MKC20K
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
VOL-0030-OR 制造商:3M Electronic Products Division 功能描述:
VOL-0300 制造商:3M Electronic Products Division 功能描述:BLANK PORT INSERT WHITE
VOL-0300B 制造商:3M Electronic Products Division 功能描述:BLANK PORT INSERT BRIGHT WHITE
VOL-0300BK 制造商:3M Electronic Products Division 功能描述:BLANK PORT INSERT BLACK
VOL-0300G 制造商:3M Electronic Products Division 功能描述:BLANK PORT INSERT GRAY