參數(shù)資料
型號(hào): S5935TF
廠商: APPLIEDMICRO INC
元件分類: 總線控制器
英文描述: PCI 5V Bus Master/Target Device 32-bit
中文描述: PCI BUS CONTROLLER, PQFP208
封裝: TQFP-208
文件頁數(shù): 12/190頁
文件大?。?/td> 748K
代理商: S5935TF
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁當(dāng)前第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁
1-4
ARCHITECTURAL OVERVIEW
S5935
P
Mailbox Status Register
S5935
A
PCI MB1
Byte 0
PCI MB2
Byte 0
PCI MB3
Byte 0
PCI MB4
Byte 0
PCI MB1
Byte 1
PCI MB2
Byte 1
PCI MB3
Byte 1
PCI MB4
Byte 1
PCI MB1
Byte 2
PCI MB2
Byte 2
PCI MB3
Byte 2
PCI MB4
Byte 2
PCI MB1
Byte 3
PCI MB2
Byte 3
PCI MB3
Byte 3
PCI MB4
Byte 3
Add MB1
Byte 0
Add MB2
Byte 0
Add MB3
Byte 0
Add MB4
Byte 0
Add MB1
Byte 1
Add MB2
Byte 1
Add MB3
Byte 1
Add MB4
Byte 1
Add MB1
Byte 2
Add MB2
Byte 2
Add MB3
Byte 2
Add MB4
Byte 2
Add MB1
Byte 3
Add MB2
Byte 3
Add MB3
Byte 3
Add MB4
Byte 3
Mailbox Operation
The Mailbox Registers are divided into two four DWORD
sets. Each set is dedicated to one bus for transferring
data to the other bus. Figure 3 below shows a block
diagram of the mailbox section of the S5935. The
provision of Mailbox Registers provides an easy path
for the transfer of user information (command, status or
parametric data) between the two buses. An empty/full
indication for each Mailbox Register, at the byte level, is
determined by polling a Status Register accessible to
both the PCI and Add-On buses. Providing Mailbox byte
level empty/full indications allows for greater flexibility in
8-, 16- or 32-bit system interfaces. i.e., transferring a
single byte to an 8-bit Add-On bus without requiring the
assembling or disassembling of 32-bit data.
The generation of interrupts from Mailbox Registers is
equivalent with the commonly known ‘DOORBELL’
interrupt technique. Bit locations configured within the
S5935’s Operation Registers select a Mailbox and
Mailbox byte which is to generate an interrupt when full
or touched. A mailbox interrupt control register is then
used to enable interrupt generation and to select if the
interrupt is to be generated on the PCI or Add-On Local
bus. PCI Local bus interrupts may also be generated
from direct hardware interfacing due to a unique AMCC
feature. A dedicated Mailbox byte is directly accessible
via a set of hardware device signal pins. A mailbox load
signal pin latches Add-On bus data directly into the
Mailbox initiating a PCI bus interrupt if enabled. Mailbox
data may also be read in a similar manner. This option
is shared with the byte wide non-volatile memory signal
pins. The S5935 must use the serial nvRAM for the
direct mailbox option signal pins to be available or they
are assigned to the byte wide at power up.
s
r
e
e
R
n
o
r
e
p
O
s
u
B
n
O
-
d
d
A
s
s
e
r
d
d
A
)
B
M
I
A
(
1
r
e
R
x
o
b
M
g
n
m
o
c
n
h
0
0
)
B
M
I
A
(
2
r
e
R
x
o
b
M
g
n
m
o
c
n
h
4
0
)
B
M
I
A
(
3
r
e
R
x
o
b
M
g
n
m
o
c
n
h
8
0
)
B
M
I
A
(
4
r
e
R
x
o
b
M
g
n
m
o
c
n
h
C
0
)
B
M
O
A
(
1
r
e
R
x
o
b
M
g
n
g
O
h
0
1
)
B
M
O
A
(
2
r
e
R
x
o
b
M
g
n
g
O
h
4
1
)
B
M
O
A
(
3
r
e
R
x
o
b
M
g
n
g
O
h
8
1
)
B
M
O
A
(
4
r
e
R
x
o
b
M
g
n
g
O
h
C
1
)
O
F
A
(
t
P
O
F
h
0
2
)
R
A
W
M
(
r
e
R
s
s
e
d
A
e
W
r
a
M
s
u
B
h
4
2
)
A
T
P
A
(
r
e
R
s
s
e
d
A
u
T
-
s
a
P
h
8
2
)
D
T
P
A
(
r
e
R
a
D
u
T
-
s
a
P
h
C
2
)
R
A
R
M
(
r
e
R
s
s
e
d
A
d
a
e
R
r
a
M
s
u
B
h
0
3
)
F
E
B
M
A
(
r
e
R
s
u
S
l
F
m
E
x
o
b
M
h
4
3
)
T
N
I
A
(
r
e
R
s
u
S
/
o
C
t
u
h
8
3
)
R
C
R
A
(
r
e
R
s
u
S
/
o
C
l
n
e
G
h
C
3
)
C
T
W
M
(
t
u
o
C
r
n
a
T
e
W
r
a
M
s
u
B
h
8
5
)
C
T
R
M
(
t
u
o
C
r
n
a
T
d
a
e
R
r
a
M
s
u
B
h
C
5
Table 3. Add-On Bus Operation Registers
Figure 3.
相關(guān)PDF資料
PDF描述
S5935 PCI 5V Bus Master/Target Device 32-bit
S5935QF PCI 5V Bus Master/Target Device 32-bit
S5990-01 POSITION SENSITIVE DETECTOR
S5629-01 POSITION SENSITIVE DETECTOR
S5629-02 POSITION SENSITIVE DETECTOR
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
S5935TFC 制造商:AMCC 制造商全稱:Applied Micro Circuits Corporation 功能描述:PCI Product
S593T 制造商:VISHAY 制造商全稱:Vishay Siliconix 功能描述:MOSMIC for TV-Tuner Prestage with 5 V Supply Voltage
S593T_08 制造商:VISHAY 制造商全稱:Vishay Siliconix 功能描述:MOSMIC? for TV-Tuner Prestage with 5 V Supply Voltage
S593TR 制造商:VISHAY 制造商全稱:Vishay Siliconix 功能描述:MOSMIC? for TV-Tuner Prestage with 5 V Supply Voltage
S593TRW 制造商:VISHAY 制造商全稱:Vishay Siliconix 功能描述:MOSMIC for TV-Tuner Prestage with 5 V Supply Voltage