參數(shù)資料
型號: DS21458N
英文描述: Quad T1/E1/J1 Transceivers
中文描述: 四T1/E1/J1收發(fā)器
文件頁數(shù): 5/270頁
文件大?。?/td> 1652K
代理商: DS21458N
第1頁第2頁第3頁第4頁當(dāng)前第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁
DS21455/DS21458 Quad T1/E1/J1 Transceivers
5 of 270
24.5.1
24.5.2
24.6
D4/SLC–96 O
PERATION
................................................................................................. 157
25.
LINE INTERFACE UNIT (LIU)....................................................................................................................158
25.1
LIU O
PERATION
.............................................................................................................. 159
25.2
LIU R
ECEIVER
................................................................................................................ 159
25.2.1
Receive Level Indicator
................................................................................................160
25.2.2
Receive G.703 Section 10 Synchronization Signal
.................................................160
25.2.3
Monitor Mode
.................................................................................................................160
25.3
LIU T
RANSMITTER
........................................................................................................... 161
25.3.1
Transmit Short-Circuit Detector/Limiter
.....................................................................161
25.3.2
Transmit Open-Circuit Detector
..................................................................................161
25.3.3
Transmit BPV Error Insertion
......................................................................................162
25.3.4
Transmit G.703 Section 10 Synchronization Signal (E1 Mode)
.............................162
25.4
MCLK P
RESCALER
......................................................................................................... 162
25.5
J
ITTER
A
TTENUATOR
....................................................................................................... 162
25.6
CMI (C
ODE
M
ARK
I
NVERSION
) O
PTION
............................................................................ 163
25.7
LIU C
ONTROL
R
EGISTERS
............................................................................................... 164
25.8
R
ECOMMENDED
C
IRCUITS
................................................................................................ 173
25.9
C
OMPONENT
S
PECIFICATIONS
.......................................................................................... 175
26.
PROGRAMMABLE IN-BAND LOOP CODE GENERATION AND DETECTION......................................179
27.
BERT FUNCTION.......................................................................................................................................186
27.1
BERT R
EGISTER
D
ESCRIPTION
....................................................................................... 187
27.2
BERT R
EPETITIVE
P
ATTERN
S
ET
..................................................................................... 192
27.3
BERT B
IT
C
OUNTER
....................................................................................................... 193
27.4
BERT E
RROR
C
OUNTER
................................................................................................. 194
28.
PAYLOAD ERROR INSERTION FUNCTION ............................................................................................195
28.1
N
UMBER
O
F
E
RROR
R
EGISTERS
...................................................................................... 197
28.1.1
Number Of Errors Left Register
..................................................................................198
29.
INTERLEAVED PCM BUS OPERATION...................................................................................................199
29.1
C
HANNEL
I
NTERLEAVE
M
ODE
........................................................................................... 199
29.2
F
RAME
I
NTERLEAVE
M
ODE
............................................................................................... 199
30.
EXTENDED SYSTEM INFORMATION BUS (ESIB)..................................................................................202
31.
PROGRAMMABLE BACKPLANE CLOCK SYNTHESIZER.....................................................................208
32.
FRACTIONAL T1/E1 SUPPORT................................................................................................................209
33.
USER-PROGRAMMABLE OUTPUT PINS ................................................................................................210
34.
TRANSMIT FLOW DIAGRAMS..................................................................................................................211
35.
JTAG-BOUNDARY-SCAN ARCHITECTURE AND TEST-ACCESS PORT .............................................216
35.1
I
NSTRUCTION
R
EGISTER
.................................................................................................. 220
35.2
T
EST
R
EGISTERS
............................................................................................................. 222
35.3
B
OUNDARY
S
CAN
R
EGISTER
............................................................................................ 222
35.4
B
YPASS
R
EGISTER
.......................................................................................................... 222
35.5
I
DENTIFICATION
R
EGISTER
............................................................................................... 222
36.
FUNCTIONAL TIMING DIAGRAMS...........................................................................................................228
36.1
T1 M
ODE
........................................................................................................................ 228
36.2
E1 M
ODE
........................................................................................................................ 238
37.
OPERATING PARAMETERS.....................................................................................................................251
38.
AC TIMING PARAMETERS AND DIAGRAMS..........................................................................................253
38.1
M
ULTIPLEXED
B
US
AC C
HARACTERISTICS
........................................................................ 253
38.2
N
ONMULTIPLEXED
B
US
AC C
HARACTERISTICS
................................................................. 256
38.3
R
ECEIVE
S
IDE
AC C
HARACTERISTICS
.............................................................................. 259
38.4
T
RANSMIT
AC C
HARACTERISTICS
.................................................................................... 265
39.
PACKAGE INFORMATION........................................................................................................................269
Receive Section
............................................................................................................155
Transmit Section
...........................................................................................................157
相關(guān)PDF資料
PDF描述
DS2148 5V E1/T1/J1 Line Interface
DS2148G 5V E1/T1/J1 Line Interface
DS2148GN 5V E1/T1/J1 Line Interface
DS2148T 5V E1/T1/J1 Line Interface
DS2148TN 5V E1/T1/J1 Line Interface
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
DS21458N+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Quad E1-T1-J1 Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS21458-W+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS2145N 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Telecommunication IC
DS2145Q 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Telecommunication IC
DS2145QN 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Telecommunication IC