參數(shù)資料
型號: CY3930V484-125BBC
廠商: Cypress Semiconductor Corp.
英文描述: CPLDs at FPGA Densities
中文描述: CPLD器件在FPGA的密度
文件頁數(shù): 55/86頁
文件大?。?/td> 1212K
代理商: CY3930V484-125BBC
Delta39K ISR
CPLD Family
Document #: 38-03039 Rev. *H
Page 59 of 86
AD17
IO3IO3
AD18
IO/VREF3
AD19
IO3IO3
AD20
IO3IO3
AD21
IO3IO3
AD22
IO3IO3
AD23
IO3IO3
AD24
NC
IO3
AD25
IO/VREF3
AD26
IO3IO3
AE1
CCE
AE2
MSEL
AE3
IO2IO2
AE4
IO2IO2
AE5
IO2IO2
AE6
NC
IO2
AE7
NC
IO/VREF2
AE8
IO2IO2
AE9
IO2IO2
AE10
IO2IO2
AE11
IO2
AE12
IO2IO2
AE13[19]
IO2IO2
AE14[19]
IO2IO2
AE15
IO/VREF3
AE16
IO3IO3
AE17
IO3IO3
AE18
IO3IO3
AE19
IO3IO3
AE20
IO/VREF3
AE21
NC
IO3
AE22
IO3IO3
AE23
NC
IO/VREF3
AE24
NC
IO3
AE25
IO3IO3
AE26
IO3IO3
AF1
GND
AF2
IO2
AF3
IO2
AF4
IO2
AF5
IO2
AF6
NC
IO2
AF7
NC
IO2
AF8
NC
IO2
Table 12. 388 BGA Pin Table (continued)
Pin
CY39050
CY39100
CY39165
CY39200
相關(guān)PDF資料
PDF描述
CY3950V484-125BBC CPLDs at FPGA Densities
CY54FCT540CTDMB FCT SERIES, 8-BIT DRIVER, INVERTED OUTPUT, CDIP20
CY54FCT543CTDMB FCT SERIES, 8-BIT REGISTERED TRANSCEIVER, TRUE OUTPUT, CDIP24
CY54FCT543ATDMB FCT SERIES, 8-BIT REGISTERED TRANSCEIVER, TRUE OUTPUT, CDIP24
CY54FCT543ATLMB FCT SERIES, 8-BIT REGISTERED TRANSCEIVER, TRUE OUTPUT, CQCC28
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
CY3930V484-125BBI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY3930V484-125BGC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY3930V484-125BGI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY3930V484-125MBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY3930V484-125MBI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities