參數(shù)資料
型號: AM3505AZERA
廠商: TEXAS INSTRUMENTS INC
元件分類: 微控制器/微處理器
英文描述: MICROPROCESSOR, PBGA484
封裝: 23 X 23 MM, 1 MM PITCH, GREEN, PLASTIC, MO-151, BGA-494
文件頁數(shù): 31/221頁
文件大小: 2153K
代理商: AM3505AZERA
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁當(dāng)前第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁
SPRS550C
– OCTOBER 2009 – REVISED MARCH 2011
Table 6-10. GPMC/NAND Flash Interface Asynchronous Timing Internal Parameters(1) (2) (continued)
NO.
PARAMETER
1.8V, 3.3V
UNIT
MIN
MAX
GNFI4
Maximum address latch enable generation delay from internal functional
6.5
ns
clock
GNFI5
Maximum command latch enable generation delay from internal
6.5
ns
functional clock
GNFI6
Maximum output enable generation delay from internal functional clock
6.5
ns
GNFI7
Maximum write enable generation delay from internal functional clock
6.5
ns
GNFI8
Maximum functional clock skew
100
ps
Table 6-11. GPMC/NAND Flash Interface Timing Requirements
NO.
PARAMETER
1.8V, 3.3V
UNIT
MIN
MAX
GNF12(1)
tacc(DAT)
Data maximum access time
J(2)
GPMC_FCLK cycles
(1)
The GNF12 parameter illustrates the amount of time required to internally sample input data. It is expressed in number of GPMC
functional clock cycles. From start of the read cycle and after GNF12 functional clock cycles, input data is internally sampled by the
active functional clock edge. The GNF12 value must be stored inside AccessTime register bit field.
(2)
J = AccessTime * (TimeParaGranularity + 1)
Table 6-12. GPMC/NAND Flash Interface Switching Characteristics
NO.
PARAMETER
1.8V, 3.3V
UNIT
MIN
MAX
tR(DO)
Rise time, output data
2.0
ns
tF(DO)
Fall time, output data
2.0
ns
GNF0
tw(nWEV)
Pulse duration, gpmc_nwe
ns
valid time
GNF1
td(nCSV-nWEV)
Delay time, gpmc_ncsx(13)
B(2) - 0.2
B(2) + 2.0
ns
valid to gpmc_nwe valid
GNF2
tw(CLEH-nWEV)
Delay time, gpmc_nbe0_cle
C(3) - 0.2
C(3) + 2.0
ns
high to gpmc_nwe valid
GNF3
tw(nWEV-DV)
Delay time, gpmc_d[15:0]
D(4) - 0.2
D(4) + 2.0
ns
valid to gpmc_nwe valid
GNF4
tw(nWEIV-DIV)
Delay time, gpmc_nwe invalid
E(5) - 0.2
E(5) + 2.0
ns
to gpmc_d[15:0] invalid
GNF5
tw(nWEIV-CLEIV)
Delay time, gpmc_nwe invalid
F(6) - 0.2
F(6) + 2.0
ns
to gpmc_nbe0_cle invalid
GNF6
tw(nWEIV-nCSIV)
Delay time, gpmc_nwe invalid
G(7) - 0.2
G(7) + 2.0
ns
to gpmc_ncsx(13) invalid
GNF7
tw(ALEH-nWEV)
Delay time, gpmc_nadv_ale
C(3) - 0.2
C(3) + 2.0
ns
High to gpmc_nwe valid
GNF8
tw(nWEIV-ALEIV)
Delay time, gpmc_nwe invalid
F(6) - 0.2
F(6) + 2.0
ns
to gpmc_nadv_ale invalid
GNF9
tc(nWE)
Cycle time, Write cycle time
ns
GNF10
td(nCSV-nOEV)
Delay time, gpmc_ncsx(13)
I(9) - 0.2
I(9) + 2.0
ns
valid to gpmc_noe valid
GNF13
tw(nOEV)
Pulse duration, gpmc_noe
ns
valid time
GN F14
tc(nOE)
Cycle time, Read cycle time
ns
GNF15
tw(nOEIV-nCSIV)
Delay time, gpmc_noe invalid
M(12) - 0.2
M(12) + 2.0
ns
to gpmc_ncsx(13) invalid
126
TIMING REQUIREMENTS AND SWITCHING CHARACTERISTICS
Copyright
2009–2011, Texas Instruments Incorporated
Product Folder Link(s): AM3517 AM3505
相關(guān)PDF資料
PDF描述
AM3505AZER MICROPROCESSOR, PBGA484
AM41PDS3224DT11IT SPECIALTY MEMORY CIRCUIT, PBGA73
AM42-0040 5900 MHz - 6400 MHz RF/MICROWAVE NARROW BAND MEDIUM POWER AMPLIFIER
AM93L425SA/DMC 1K X 1 STANDARD SRAM, 40 ns, CDIP16
AM93L425A/LMC 1K X 1 STANDARD SRAM, 55 ns, CQCC20
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AM3505AZERAC 功能描述:微處理器 - MPU Sitara ARM Microproc RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:536 MHz 程序存儲器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-324
AM3505AZERC 功能描述:微處理器 - MPU Sitara ARM Microproc RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:536 MHz 程序存儲器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-324
AM3505ZCN 制造商:Texas Instruments 功能描述:
AM3505ZER 制造商:Texas Instruments 功能描述:
AM350C-F04D-T 制造商:SMC Corporation of America 功能描述:Mist sep G1/2 N/O autodrain + indicator