參數(shù)資料
型號: 82C836A-16
廠商: Electronic Theatre Controls, Inc.
英文描述: Single-Chip 386sx AT
中文描述: 單芯片386sx在
文件頁數(shù): 120/205頁
文件大?。?/td> 3878K
代理商: 82C836A-16
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁當(dāng)前第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁
Index Register 4BH controls whether shadow RAM is enabled or disabled in the 16KB
address ranges specified as follows:
1 = Enable RAM
0 = Disable RAM
Default for all bits is 0.
Table 10-10.
Index 4BH----Shadow RAM Enable 2
Bit
Description
7
0DC000H-0DFFFFH RAM Enable
6
0D8000H-0DBFFFH RAM Enable
5
0D4000H-0D7FFFH RAM Enable
4
0D0000H-0D3FFFH RAM Enable
3
0CC000H-0CFFFFH RAM Enable
2
0C8000H-0CBFFFH RAM Enable
1
0C4000H-0C7FFFH RAM Enable
0
0C0000H-0C3FFFH RAM Enable
Index Register 4CH controls whether shadow RAM is enabled or disabled in the 16KB
address ranges specified as follows:
1 = Enable RAM
0 = Disable RAM
The default for all bits is 0.
Table 10-11.
Index 4CH----Shadow RAM Enable 3
Bit
Description
7
0FC000H-0FFFFFH RAM Enable
6
0F8000H-0FBFFFH RAM Enable
5
0F4000H-0F7FFFH RAM Enable
4
0F0000H-0F3FFFH RAM Enable
3
0EC000H-0EFFFFH RAM Enable
2
0E8000H-0EBFFFH RAM Enable
1
0E4000H-0E7FFFH RAM Enable
0
0E0000H-0E3FFFH RAM Enable
Note: Do not enable ROM and shadow RAM in the same address range at the same time; do not enable sh
when using memory configuration #03H (640K + 384K).
adow RAM
I
Configuration Registers
82C386 CHIPSet Data Sheet
10-8
Revision 3.0
P R E L I M I N A R Y
Chips and Technologies, Inc.
相關(guān)PDF資料
PDF描述
82C836A-20 Single-Chip 386sx AT
82C836B Single-Chip 386sx AT
82C862 FireLink USB Dual Controller Quad Port USB
82C931 Plug and Play Integrated Audio Controller
82S09 576-BIT BIPOLAR RAM (64 X 9)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
82C836A-20 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Single-Chip 386sx AT
82C836B 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Single-Chip 386sx AT
82C83H 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Octal Latching Inverting Bus Driver
82C84 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Clock Generator Driver
82C84A 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Clock Generator Driver