參數(shù)資料
型號: XC912BC32CFUE8
廠商: Freescale Semiconductor
文件頁數(shù): 235/334頁
文件大?。?/td> 0K
描述: MCU 16BIT 32K FLASH 80-QFP
標準包裝: 84
系列: HC12
核心處理器: CPU12
芯體尺寸: 16-位
速度: 8MHz
連通性: SCI,SPI
外圍設備: POR,PWM,WDT
輸入/輸出數(shù): 63
程序存儲器容量: 32KB(32K x 8)
程序存儲器類型: 閃存
EEPROM 大?。?/td> 768 x 8
RAM 容量: 1K x 8
電壓 - 電源 (Vcc/Vdd): 4.5 V ~ 5.5 V
數(shù)據(jù)轉(zhuǎn)換器: A/D 8x10b
振蕩器型: 外部
工作溫度: -40°C ~ 85°C
封裝/外殼: 80-QFP
包裝: 托盤
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁當前第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁
Pinout and Signal Descriptions
M68HC12B Family Data Sheet, Rev. 9.1
Freescale Semiconductor
31
Table 1-3. Signal Description Summary
Pin
Name
Pin
Number
Description
PW3–PW0
3–6
Pulse-width modulator channel outputs
ADDR7–ADDR0
DATA7–DATA0
25–18
External bus pins share function with general-purpose I/O ports A and B. In single-chip
modes, the pins can be used for I/O. In expanded modes, the pins are used for the
external buses.
ADDR15–ADDR8
DATA15–DATA8
46–39
IOC7–IOC0
16–12, 9–7
Pins used for input capture and output compare in the timer and pulse accumulator
subsystem
PAI
16
Pulse accumulator input
AN7–AN0
58–51
Analog inputs for the analog-to-digital conversion module
DBE
26
Data bus control and, in expanded mode, enables the drive control of external buses
during external reads
MODB, MODA
27, 28
State of mode select pins during reset determines the initial operating mode of the
MCU. After reset, MODB and MODA can be configured as instruction queue tracking
signals IPIPE1 and IPIPE0 or as general-purpose I/O pins.
IPIPE1, IPIPE0
27, 28
ECLK
29
E-clock is the output connection for the external bus clock. ECLK is used as a timing
reference and for address demultiplexing.
RESET
32
An active low bidirectional control signal, RESET acts as an input to initialize the MCU
to a known startup state and an output when COP or clock monitor causes a reset.
EXTAL
33
Crystal driver and external clock input pins. On reset all the device clocks are derived
from the EXTAL input frequency. XTAL is the crystal output.
XTAL
34
LSTRB
35
Low byte strobe (0 = low byte valid), in all modes this pin can be used as I/O. The low
strobe function is the exclusive-NOR of A0 and the internal SZ8 signal. The SZ8
internal signal indicates the size 16/8 access.
TAGLO
35
Pin used in instruction tagging
R/W
36
Indicates direction of data on expansion bus; shares function with general-purpose I/O;
read/write in expanded modes
IRQ
37
Maskable interrupt request input provides a means of applying asynchronous interrupt
requests to the MCU. Either falling edge-sensitive triggering or level-sensitive
triggering is program selectable (INTCR register).
XIRQ
38
Provides a means of requesting asynchronous non-maskable interrupt requests after
reset initialization
BKGD
17
Single-wire background interface pin is dedicated to the background debug function.
During reset, this pin determines special or normal operating mode.
TAGHI
17
Pin used in instruction tagging
DLCRx/RxCAN(1)
1. The RxCAN and TxCAN designations are for the MC68HC(9)12BC32 only.
76
BDLC receive pin
DLCTx/TxCAN(1)
75
BDLC transmit pin
CS/SS
68
Slave-select output for SPI master mode; input for slave mode or master mode
SCK
67
Serial clock for SPI system
SDO/MOSI
66
Master out/slave in pin for serial peripheral interface
SDI/MISO
65
Master in/slave out pin for serial peripheral interface
TxD0
62
SCI transmit pin
RxD0
61
SCI receive pin
相關PDF資料
PDF描述
VE-2ND-CU CONVERTER MOD DC/DC 85V 200W
MCIMX31CJMN4DR2 MPU MX31 ARM11 473-MAPBGA
VE-2NB-CU CONVERTER MOD DC/DC 95V 200W
MCIMX31CJMN4CR2 MPU MX31 ARM11 473-MAPBGA
MCIMX31CJMN4C MPU MX31 ARM11 473-MAPBGA
相關代理商/技術參數(shù)
參數(shù)描述
XC912BC32MFU8 制造商:Rochester Electronics LLC 功能描述:- Bulk
XC912DA128CPV8R2 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:Motorola Inc 功能描述:
XC912DG128ACPV 制造商:Freescale Semiconductor 功能描述:
XC9131F05CDR-G 功能描述:IC REG BOOST SYNC ADJ 1A USP10B RoHS:是 類別:集成電路 (IC) >> PMIC - 穩(wěn)壓器 - DC DC 開關穩(wěn)壓器 系列:- 產(chǎn)品培訓模塊:High Efficiency Current Mode Switching Regulators CMOS LDO Regulators 特色產(chǎn)品:BD91x Series Step-Down Regulators 標準包裝:2,500 系列:- 類型:降壓(降壓) 輸出類型:兩者兼有 輸出數(shù):2 輸出電壓:3.3V,0.8 V ~ 2.5 V 輸入電壓:4.5 V ~ 5.5 V PWM 型:電流模式 頻率 - 開關:1MHz 電流 - 輸出:1.5A 同步整流器:是 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:20-VFQFN 裸露焊盤 包裝:帶卷 (TR) 供應商設備封裝:VQFN020V4040 產(chǎn)品目錄頁面:1373 (CN2011-ZH PDF) 其它名稱:BD9152MUV-E2TR
XC9131H05CDR-G 制造商:Torex Semiconductor LTD 功能描述: 制造商:Torex Semiconductor LTD 功能描述:IC BOOST REG SYNCHR USP-10B