參數(shù)資料
型號(hào): XC3S500E-5FGG320C
廠商: Xilinx Inc
文件頁(yè)數(shù): 92/227頁(yè)
文件大?。?/td> 0K
描述: IC FPGA SPARTAN-3E 500K 320-FBGA
標(biāo)準(zhǔn)包裝: 84
系列: Spartan®-3E
LAB/CLB數(shù): 1164
邏輯元件/單元數(shù): 10476
RAM 位總計(jì): 368640
輸入/輸出數(shù): 232
門數(shù): 500000
電源電壓: 1.14 V ~ 1.26 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 320-BGA
供應(yīng)商設(shè)備封裝: 320-FBGA(19x19)
配用: 122-1536-ND - KIT STARTER SPARTAN-3E
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)當(dāng)前第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)
Spartan-3E FPGA Family: Pinout Descriptions
DS312 (v4.1) July 19, 2013
Product Specification
181
1
IO_L15N_1/LDC0
P151
DUAL
1
IO_L15P_1/HDC
P150
DUAL
1
IO_L16N_1/LDC2
P153
DUAL
1
IO_L16P_1/LDC1
P152
DUAL
1
IP
P110
INPUT
1
IP
P118
INPUT
1
IP
P124
INPUT
1
IP
P130
INPUT
1
IP
P142
INPUT
1
IP
P148
INPUT
1
IP
P154
INPUT
1
IP/VREF_1
P136
VREF
1
VCCO_1
P114
VCCO
1
VCCO_1
P125
VCCO
1
VCCO_1
P143
VCCO
2
IO/D5
P76
DUAL
2
IO/M1
P84
DUAL
2
IO/VREF_2
P98
VREF
2
IO_L01N_2/INIT_B
P56
DUAL
2
IO_L01P_2/CSO_B
P55
DUAL
2
IO_L03N_2/MOSI/CSI_B
P61
DUAL
2
IO_L03P_2/DOUT/BUSY
P60
DUAL
2
IO_L04N_2
P63
I/O
2
IO_L04P_2
P62
I/O
2
IO_L05N_2
P65
I/O
2
IO_L05P_2
P64
I/O
2
IO_L06N_2
P69
I/O
2
IO_L06P_2
P68
I/O
2
IO_L08N_2/D6/GCLK13
P75
DUAL/GCLK
2
IO_L08P_2/D7/GCLK12
P74
DUAL/GCLK
2
IO_L09N_2/D3/GCLK15
P78
DUAL/GCLK
2
IO_L09P_2/D4/GCLK14
P77
DUAL/GCLK
2
IO_L11N_2/D1/GCLK3
P83
DUAL/GCLK
2
IO_L11P_2/D2/GCLK2
P82
DUAL/GCLK
2
IO_L12N_2/DIN/D0
P87
DUAL
2
IO_L12P_2/M0
P86
DUAL
2
IO_L13N_2
P90
I/O
2
IO_L13P_2
P89
I/O
2
IO_L14N_2/A22
P94
DUAL
2
IO_L14P_2/A23
P93
DUAL
2
IO_L15N_2/A20
P97
DUAL
2
IO_L15P_2/A21
P96
DUAL
2
IO_L16N_2/VS1/A18
P100
DUAL
Table 141: PQ208 Package Pinout (Cont’d)
Bank
XC3S250E
XC3S500E
Pin Name
PQ208
Pin
Type
2
IO_L16P_2/VS2/A19
P99
DUAL
2
IO_L17N_2/CCLK
P103
DUAL
2
IO_L17P_2/VS0/A17
P102
DUAL
2
IP
P54
INPUT
2
IP
P91
INPUT
2
IP
P101
INPUT
2
IP_L02N_2
P58
INPUT
2
IP_L02P_2
P57
INPUT
2
IP_L07N_2/VREF_2
P72
VREF
2
IP_L07P_2
P71
INPUT
2
IP_L10N_2/M2/GCLK1
P81
DUAL/GCLK
2
IP_L10P_2/RDWR_B/
GCLK0
P80
DUAL/GCLK
2
VCCO_2
P59
VCCO
2
VCCO_2
P73
VCCO
2
VCCO_2
P88
VCCO
3
IO/VREF_3
P45
VREF
3
IO_L01N_3
P3
I/O
3
IO_L01P_3
P2
I/O
3
IO_L02N_3/VREF_3
P5
VREF
3
IO_L02P_3
P4
I/O
3
IO_L03N_3
P9
I/O
3
IO_L03P_3
P8
I/O
3
IO_L04N_3
P12
I/O
3
IO_L04P_3
P11
I/O
3
IO_L05N_3
P16
I/O
3
IO_L05P_3
P15
I/O
3
IO_L06N_3
P19
I/O
3
IO_L06P_3
P18
I/O
3
IO_L07N_3/LHCLK1
P23
LHCLK
3
IO_L07P_3/LHCLK0
P22
LHCLK
3
IO_L08N_3/LHCLK3
P25
LHCLK
3
IO_L08P_3/LHCLK2
P24
LHCLK
3
IO_L09N_3/LHCLK5
P29
LHCLK
3
IO_L09P_3/LHCLK4
P28
LHCLK
3
IO_L10N_3/LHCLK7
P31
LHCLK
3
IO_L10P_3/LHCLK6
P30
LHCLK
3
IO_L11N_3
P34
I/O
3
IO_L11P_3
P33
I/O
3
IO_L12N_3
P36
I/O
3
IO_L12P_3
P35
I/O
3
IO_L13N_3
P40
I/O
3
IO_L13P_3
P39
I/O
3
IO_L14N_3
P42
I/O
Table 141: PQ208 Package Pinout (Cont’d)
Bank
XC3S250E
XC3S500E
Pin Name
PQ208
Pin
Type
相關(guān)PDF資料
PDF描述
XC3S500E-4FGG320I IC FPGA SPARTAN-3E 500K 320-FBGA
XC6SLX25-N3CSG324C IC FPGA SPARTAN-6 324CSBGA
93LC86CT-I/MNY IC EEPROM SER 16K 2.5V 8TDFN
XC6SLX25-N3FTG256I IC FPGA SPARTAN-6 256FBGA
XC6SLX25-2FT256I IC FPGA SPARTAN 6 256FTGBGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XC3S500E-5FT256C 制造商:Xilinx 功能描述:FPGA SPARTAN-3E 500K GATES 10476 CELLS 657MHZ 90NM 1.2V 256F - Trays
XC3S500E-5FTG256C 功能描述:IC FPGA SPARTAN-3E 500K 256FTBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Spartan®-3E 標(biāo)準(zhǔn)包裝:40 系列:Spartan® 6 LX LAB/CLB數(shù):3411 邏輯元件/單元數(shù):43661 RAM 位總計(jì):2138112 輸入/輸出數(shù):358 門數(shù):- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應(yīng)商設(shè)備封裝:676-FBGA(27x27)
XC3S500E-5PQ208C 制造商:Xilinx 功能描述:FPGA SPARTAN-3E 500K GATES 10476 CELLS 657MHZ 90NM 1.2V 208P - Trays
XC3S500E-5PQG208C 功能描述:IC FPGA SPARTAN-3E 500K 208-PQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Spartan®-3E 標(biāo)準(zhǔn)包裝:60 系列:XP LAB/CLB數(shù):- 邏輯元件/單元數(shù):10000 RAM 位總計(jì):221184 輸入/輸出數(shù):244 門數(shù):- 電源電壓:1.71 V ~ 3.465 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:388-BBGA 供應(yīng)商設(shè)備封裝:388-FPBGA(23x23) 其它名稱:220-1241
XC3S50-4CP132I 制造商:Rochester Electronics LLC 功能描述: 制造商:Xilinx 功能描述: