參數(shù)資料
型號: MC68VZ328VF33VR2
廠商: MOTOROLA INC
元件分類: 微控制器/微處理器
英文描述: MICROCONTROLLER, PBGA144
封裝: 13 X 13 MM, 1 MM PITCH, MOLD ARRAY PROCESS, PLASTIC, BGA-144
文件頁數(shù): 70/284頁
文件大?。?/td> 5173K
代理商: MC68VZ328VF33VR2
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁當前第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁
Programming Model
Interrupt Controller
9-11
MIRQ2
Bit 17
Mask IRQ2 Interrupt—When set, this bit indicates that IRQ2
is masked. It is set to 1 after reset.
0 = Enable IRQ2 interrupt.
1 = Mask IRQ2 interrupt.
MIRQ1
Bit 16
Mask IRQ1 Interrupt—When set, this bit indicates that IRQ1
is masked. It is set to 1 after reset.
0 = Enable IRQ1 interrupt.
1 = Mask IRQ1 interrupt.
Reserved
Bits 15–14
Reserved
These bits are reserved and should
be set to 0.
MPWM2
Bit 13
Mask PWM 2 Interrupt—When set, this bit indicates that
PWM 2 is masked. It is set to 1 after reset.
0 = Enable pulse-width modulator 2
interrupt.
1 = Mask pulse-width modulator 2
interrupt.
MUART2
Bit 12
Mask UART 2 Interrupt—When set, this bit indicates that
UART 2 is masked. It is set to 1 after reset.
0 = Enable UART 2 interrupt.
1 = Mask UART 2 interrupt.
MINT3
Bit 11
Mask External INT3 Interrupt—Setting this bit masks the
INT3 interrupt. It is set to 1 after reset.
0 = Enable INT3 interrupt.
1 = Mask INT3 interrupt.
MINT2
Bit 10
Mask External INT2 Interrupt—Setting this bit masks the
INT2 interrupt. It is set to 1 after reset.
0 = Enable INT2 interrupt.
1 = Mask INT2 interrupt.
MINT1
Bit 9
Mask External INT1 Interrupt—Setting this bit masks the
INT1 interrupt. It is set to 1 after reset.
0 = Enable INT1 interrupt.
1 = Mask INT1 interrupt.
MINT0
Bit 8
Mask External INT0 Interrupt—Setting this bit masks the
INT0 interrupt. It is set to 1 after reset.
0 = Enable INT0 interrupt.
1 = Mask INT0 interrupt.
MPWM1
Bit 7
Mask PWM 1 Interrupt—Setting this bit masks the PWM 1
interrupt. It is set to 1 after reset.
0 = Enable pulse-width modulator 1
interrupt.
1 = Mask pulse-width modulator 1
interrupt.
MKB
Bit 6
Mask Keyboard Interrupt—Setting this bit masks the key-
board interrupt. It is set to 1 after reset.
0 = Enable keyboard interrupt.
1 = Mask keyboard interrupt.
MTMR2
Bit 5
Mask Timer 2 Interrupt—Setting this bit masks the timer
interrupt. It is set to 1 after reset.
0 = Enable timer 2 interrupt.
1 = Mask timer 2 interrupt.
MRTC
Bit 4
Mask RTC Interrupt—Setting this bit masks the real-time
clock (time of day) interrupt. It is set to 1 after reset.
0 = Enable real-time clock interrupt.
1 = Mask real-time clock interrupt.
MWDT
Bit 3
Mask Watchdog Timer Interrupt—Setting this bit masks the
watchdog timer interrupt. It is set to 1 after reset.
0 = Enable watchdog timer
interrupt.
1 = Mask watchdog timer interrupt.
MUART1
Bit 2
Mask UART 1 Interrupt—When set, this bit indicates that
UART 1 is masked. It is set to 1 after reset.
0 = Enable UART 1 interrupt.
1 = Mask UART 1 interrupt.
MTMR1
Bit 1
Mask Timer 1 Interrupt—Setting this bit masks the timer
interrupt. It is set to 1 after reset.
0 = Enable timer 1 interrupt.
1 = Mask timer 1 interrupt.
MSPI2
Bit 0
Mask SPI 2 Interrupt—When set, this bit indicates that the
SPI 2 interrupt is masked. It is set to 1 after reset.
0 = Enable SPI 2 interrupt.
1 = Mask SPI 2 interrupt.
Table 9-5. Interrupt Mask Register Description (Continued)
Name
Description
Settings
相關PDF資料
PDF描述
MC68VZ328VF33V MICROCONTROLLER, PBGA144
MC68VZ328CPV33V MICROCONTROLLER, PQFP144
MC88200RC25 32-BIT, MEMORY MANAGEMENT UNIT, CPGA180
MC8DE16G5APP-0XA FLASH MEMORY DRIVE CONTROLLER, PQFP
MCAQE32G8APP-0XA FLASH MEMORY DRIVE CONTROLLER, PQFP
相關代理商/技術參數(shù)
參數(shù)描述
MC68VZ328VP 功能描述:IC MPU 32BIT 144-MAPBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - 微處理器 系列:M683xx 標準包裝:1 系列:MPC85xx 處理器類型:32-位 MPC85xx PowerQUICC III 特點:- 速度:1.2GHz 電壓:1.1V 安裝類型:表面貼裝 封裝/外殼:783-BBGA,F(xiàn)CBGA 供應商設備封裝:783-FCPBGA(29x29) 包裝:托盤
MC68VZ328VPR2 功能描述:IC MPU 32BIT 144-MAPBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - 微處理器 系列:M683xx 標準包裝:1 系列:MPC85xx 處理器類型:32-位 MPC85xx PowerQUICC III 特點:- 速度:1.2GHz 電壓:1.1V 安裝類型:表面貼裝 封裝/外殼:783-BBGA,F(xiàn)CBGA 供應商設備封裝:783-FCPBGA(29x29) 包裝:托盤
MC690 制造商:未知廠家 制造商全稱:未知廠家 功能描述:INTEGRATED CIRCUITS
MC691 制造商:未知廠家 制造商全稱:未知廠家 功能描述:INTEGRATED CIRCUITS
MC693 制造商:未知廠家 制造商全稱:未知廠家 功能描述:INTEGRATED CIRCUITS