參數(shù)資料
型號: L64364
廠商: LSI Corporation
英文描述: Highly Integrated ATM Segmentation and Reassembly (SAR) Engine optimized for internetworking applications(用于優(yōu)化網(wǎng)絡(luò)的高度集成的異步傳輸模式-分段和重組處理芯片)
中文描述: 高度集成的自動柜員機分段和重組(SAR)的網(wǎng)絡(luò)應(yīng)用(用于優(yōu)化網(wǎng)絡(luò)的高度集成的異步傳輸模式-分段和重組處理芯片優(yōu)化引擎)
文件頁數(shù): 264/444頁
文件大?。?/td> 3267K
代理商: L64364
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁當前第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁第401頁第402頁第403頁第404頁第405頁第406頁第407頁第408頁第409頁第410頁第411頁第412頁第413頁第414頁第415頁第416頁第417頁第418頁第419頁第420頁第421頁第422頁第423頁第424頁第425頁第426頁第427頁第428頁第429頁第430頁第431頁第432頁第433頁第434頁第435頁第436頁第437頁第438頁第439頁第440頁第441頁第442頁第443頁第444頁
6-24
ATM Cell Interface
6.6.3 Receive Priority Scheme
When operating in either a multi-PHY environment or as the Utopia
master, there can be more than one physical device ready to send a cell
at any given time. All PHY devices are polled for cell availability
according to Utopia Level 2 protocol. The ACI Receiver then decides
which port to service based on the port number and the programmed
port priority scheme. The ACI performs port polling for the next cell slot
during the current cell transfer. This overlapping of polling and data
transfers makes it possible for the ACI to receive cells back-to-back.
The
ACI_FixedPr
bit in the ACI_Ctrl register (
page 6-10
), determines the
port priority scheme that is used. If this bit is set, the ports are serviced
with a fixed priority where port 0 has the highest priority and port 23 the
lowest. In a given polling cycle, if port 0 signals it has a cell to send, it
will always be selected. If port 1 signals it has a cell to send, it will be
selected only if port 0 does not have a cell to send.
When the
ACI_FixedPr
bit is cleared, a round-robin priority scheme is
used. For the first cell after reset, port 0 has the highest priority and port
23 the lowest. After a port receives service, it then becomes the lowest
priority port and the next port immediately following it (in descending
order with wrap around from 23 to 0) becomes the highest priority. This
process continues indefinitely or until the
ACI_FixedPr
bit changes.
6.6.4 HEC Processing
The ACI may be programmed to receive cells with or without HEC bytes.
The ACI_Ctrl register (
page 6-10
) includes an
ACI_HEC
control bit. If the
ACI_HEC
bit is set, the ACI expects the received cells to have an HEC
byte.
Cells containing an HEC byte have an actual cell size on the Utopia Bus
of 53, 57, 61, or 65 bytes depending on the state of the
ACI_CellSize
field in the ACI_Ctrl register.
The first step in HEC processing involves comparing the received cell’s
HEC byte with a computed HEC byte. If an error is detected, the
CDS_PAR
bit in the Cell Descriptor (
page 6-5
) is set. Despite the error, the cell is
always received and placed in the Receive Cell Buffer. Then the APU has
the responsibility of deciding whether to retain or discard a cell that
contains an HEC error.
相關(guān)PDF資料
PDF描述
L64381 4-Port Ethernet Controller(四端口以太網(wǎng)控制器)
L64388 A General-Purpose,High-Performance Remote Access Communications Processor(通用的、高性能、遠程訪問通信處理器)
L64704 Satellite Decoder Which Contains A BPSK/QPSK Demodulator And A Concatenated FEC Decoder(衛(wèi)星信號譯碼器(包含BPSK/QPSK 解調(diào)器和FEC解碼器))
L64724 Satellite Receiver(衛(wèi)星信號接收器(包含BPSK/QPSK 解調(diào)器和FEC解碼器))
L64734 Tuner and Satellite Receiver Chipset
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
L64364NL 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Telecomm/Datacomm
L6437 制造商:HAMAMATSU 制造商全稱:Hamamatsu Corporation 功能描述:High radiant output GaAs LED with position reference hole
L6437_06 制造商:HAMAMATSU 制造商全稱:Hamamatsu Corporation 功能描述:Infrared LED High radiant output GaAs LED with position reference hole
L6437-01 制造商:HAMAMATSU 制造商全稱:Hamamatsu Corporation 功能描述:High radiant output GaAs LED with position reference hole
L64381 制造商:未知廠家 制造商全稱:未知廠家 功能描述:LAN Hub Controller