MC68HC705P6A
—
Rev. 2.0
Advance Information
MOTOROLA
Table of Contents
7
Advance Information
—
MC68HC705P6A
Table of Contents
Section 1. General Description
1.1
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .19
1.2
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .19
1.3
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .20
1.4
1.4.1
1.4.2
1.4.2.1
1.4.2.2
1.4.2.3
1.4.3
1.4.4
1.4.5
1.4.6
Functional Pin Description . . . . . . . . . . . . . . . . . . . . . . . . . . . .22
V
DD
and V
SS
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .22
OSC1 and OSC2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .22
Crystal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .23
Ceramic Resonator . . . . . . . . . . . . . . . . . . . . . . . . . . . . .23
External Clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .24
RESET . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .24
PA0
–
PA7 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .24
PB5/SDO, PB6/SDI, and PB7/SCK . . . . . . . . . . . . . . . . . . .24
PC0-PC2, PC3/AD3, PC4/AD2, PC5/AD1, PC6/AD0,
and PC7/V
REFH
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .24
PD5 and PD7/TCAP. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .25
TCMP. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .25
IRQ/V
PP
(Maskable Interrupt Request) . . . . . . . . . . . . . . . .25
1.4.7
1.4.8
1.4.9
Section 2. Memory
2.1
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .27
2.2
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .27
2.3
User Mode Memory Map . . . . . . . . . . . . . . . . . . . . . . . . . . . . .27
2.4
Bootloader Mode Memory Map . . . . . . . . . . . . . . . . . . . . . . . .28
2.5
Input/Output and Control Registers . . . . . . . . . . . . . . . . . . . . .29
2.6
RAM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .33