參數(shù)資料
型號(hào): XCV405E-6FG676C
廠商: Xilinx Inc
文件頁(yè)數(shù): 5/118頁(yè)
文件大?。?/td> 0K
描述: IC FPGA 1.8V C-TEMP 676-FBGA
產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
標(biāo)準(zhǔn)包裝: 1
系列: Virtex®-E EM
LAB/CLB數(shù): 2400
邏輯元件/單元數(shù): 10800
RAM 位總計(jì): 573440
輸入/輸出數(shù): 404
門數(shù): 129600
電源電壓: 1.71 V ~ 1.89 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 676-BGA
供應(yīng)商設(shè)備封裝: 676-FBGA(27x27)
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)當(dāng)前第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)
Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
Module 4 of 4
DS025-4 (v3.0) March 21, 2014
26
R
— OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
FG900 Fine-Pitch Ball Grid Array Package
The XCV812E Virtex-E Extended Memory devices are
available in the FG900 fine-pitch BGA package. Pins
labeled I0_VREF can be used as either. If the pin is not
used as VREF, it can be used as general I/O. Immediately
following Table 5, see Table 6 for FG900 package Differen-
tial Pair information.
Table 5:
FG900 Fine-Pitch BGA Package — XCV812E
Bank
Description
Pin
0GCK3
C15
0IO
A7
0IO
A13
0IO
C9
0IO
C10
0IO
D10
0IO
E6
0IO
F7
0IO
F9
0IO
F15
0IO
G12
0IO
G15
0IO
H15
0IO
J10
0IO
K12
0
IO_VREF
A9
0IO_L1N_Y
D5
0
IO_L1P_Y
G8
0IO_L2N_Y
A3
0
IO_L2P_Y
H9
0
IO_L4N_YY
A4
0
IO_L4P_YY
D6
0
IO_VREF_L5N_YY
E7
0
IO_L5P_YY
B5
0IO_L6N
A5
0IO_L6P
F8
0IO_L7N
D7
0IO_L7P
N11
0
IO_L8N_YY
G9
0
IO_L8P_YY
E8
0
IO_VREF_L9N_YY
A6
0
IO_L9P_YY
J11
0
IO_L10N
C7
0
IO_L10P
B7
0
IO_L11N
C8
0
IO_L11P
H10
0
IO_L12N_YY
G10
0
IO_L12P_YY
F10
0
IO_VREF_L13N_YY
A8
0
IO_L13P_YY
H11
0
IO_L15N
B9
0
IO_L15P
J12
0
IO_L17N
G11
0
IO_L17P
B10
0
IO_L19N_Y
H13
0
IO_L19P_Y
F11
0
IO_L20N_Y
E11
0
IO_L20P_Y
D11
0
IO_L22N_YY
F12
0
IO_L22P_YY
C11
0
IO_VREF_L23N_YY
A10
0
IO_L23P_YY
D12
0
IO_L24N
E12
0
IO_L24P
A11
0
IO_L25N
G13
0
IO_L25P
B12
0
IO_L26N_YY
A12
0
IO_L26P_YY
K13
0
IO_VREF_L27N_YY
F13
0
IO_L27P_YY
B13
0
IO_L28N
G14
0
IO_L28P
E13
Table 5:
FG900 Fine-Pitch BGA Package — XCV812E
Bank
Description
Pin
相關(guān)PDF資料
PDF描述
XC6VCX130T-1FFG484C IC FPGA VIRTEX 6 128K 484FFGBGA
AT24C02C-SSHM-T IC EEPROM 2KBIT 1MHZ 8SOIC
BQ4014MB-120 IC NVSRAM 2MBIT 120NS 32DIP
XC6VLX75T-1FFG784C IC FPGA VIRTEX 6 74K 784FFGBGA
XC4VLX40-11FFG1148C IC FPGA VIRTEX-4 LX 40K 1148FBGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XCV405E-6FG676I 功能描述:IC FPGA 1.8V 676-BGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Virtex®-E EM 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計(jì):4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XCV405E-6FG900C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV405E-6FG900I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV405E-7BG404C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV405E-7BG404I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays