參數(shù)資料
型號(hào): XCV405E-6FG676C
廠商: Xilinx Inc
文件頁(yè)數(shù): 18/118頁(yè)
文件大?。?/td> 0K
描述: IC FPGA 1.8V C-TEMP 676-FBGA
產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
標(biāo)準(zhǔn)包裝: 1
系列: Virtex®-E EM
LAB/CLB數(shù): 2400
邏輯元件/單元數(shù): 10800
RAM 位總計(jì): 573440
輸入/輸出數(shù): 404
門數(shù): 129600
電源電壓: 1.71 V ~ 1.89 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 676-BGA
供應(yīng)商設(shè)備封裝: 676-FBGA(27x27)
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)當(dāng)前第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)
Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
Module 4 of 4
DS025-4 (v3.0) March 21, 2014
38
R
— OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
25
0
B12
G13
-
26
0
K13
A12
-
27
0
B13
F13
VREF
28
0
E13
G14
-
29
0
B14
D14
-
30
0
J14
A14
-
31
0
J15
K14
VREF
34
1
E16
A15
-
GCLK LVDS 3/2
35
1
F16
B16
-
36
1
H16
A16
-
37
1
K15
C16
VREF
38
1
G16
K16
-
39
1
E17
A17
-
40
1
C17
F17
-
41
1
A18
E18
VREF
42
1
A19
D18
-
43
1
G18
B19
-
44
1
H18
D19
-
45
1
F19
F18
VREF
46
1
K17
B20
-
48
1
C20
G19
-
49
1
E20
K18
-
51
1
A21
F20
-
52
1
A22
C21
VREF
53
1
B22
H19
-
54
1
D22
E21
-
55
1
C22
F21
VREF
56
1
E22
H20
-
57
1
A23
G21
-
58
1
K19
A24
-
59
1
B24
C24
VREF
60
1
G22
H21
-
61
1
C25
E23
-
62
1
A26
D24
-
63
1
K20
B26
VREF
64
1
J21
D25
-
66
1
G23
B27
-
Table 6:
FG900 Differential Pin Pair Summary —
XCV812E
Pair
Bank
P
Pin
N
Pin
AO
Other
Functions
67
1
F24
A27
-
69
1
C27
K21
CS
70
2
J22
E27
DIN_D0
72
2
G25
E25
-
73
2
E28
C30
-
75
2
D30
J23
-
76
2
L21
F28
VREF
77
2
G28
E30
-
78
2
G27
E29
-
79
2
K23
H26
-
80
2
F30
L22
VREF
81
2
H27
G29
-
82
2
G30
M21
-
83
2
J24
J26
-
84
2
H30
L23
-
VREF
86
2
J29
K24
-
88
2
M22
K29
-
D2
90
2
N21
K25
-
91
2
L24
L27
-
93
2
L26
L28
-
94
2
L30
M27
VREF
95
2
M26
M29
-
96
2
N29
M30
-
97
2
N25
N27
-
98
2
N30
P21
D3
99
2
N26
P28
-
100
2
P29
N24
-
101
2
P22
R26
-
102
2
P25
R29
-
VREF
104
2
R25
T30
-
106
3
R24
U29
-
TRDY
107
3
R22
T27
-
108
3
R23
T28
-
109
3
T21
T25
-
VREF
110
3
U28
U30
-
111
3
T23
U27
-
112
3
U25
V27
-
Table 6:
FG900 Differential Pin Pair Summary —
XCV812E
Pair
Bank
P
Pin
N
Pin
AO
Other
Functions
相關(guān)PDF資料
PDF描述
XC6VCX130T-1FFG484C IC FPGA VIRTEX 6 128K 484FFGBGA
AT24C02C-SSHM-T IC EEPROM 2KBIT 1MHZ 8SOIC
BQ4014MB-120 IC NVSRAM 2MBIT 120NS 32DIP
XC6VLX75T-1FFG784C IC FPGA VIRTEX 6 74K 784FFGBGA
XC4VLX40-11FFG1148C IC FPGA VIRTEX-4 LX 40K 1148FBGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XCV405E-6FG676I 功能描述:IC FPGA 1.8V 676-BGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Virtex®-E EM 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計(jì):4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XCV405E-6FG900C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV405E-6FG900I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV405E-7BG404C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV405E-7BG404I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays