參數(shù)資料
型號: XC3030L-8VQ100I
廠商: XILINX INC
元件分類: FPGA
英文描述: Field Programmable Gate Arrays (XC3000A/L, XC3100A/L)
中文描述: FPGA, 100 CLBS, 1500 GATES, 80 MHz, PQFP100
封裝: PLASTIC, VQFP-100
文件頁數(shù): 74/76頁
文件大小: 731K
代理商: XC3030L-8VQ100I
R
XC3000 Series Field Programmable Gate Arrays
7-76
November 9, 1998 (Version 3.1)
XC3195A PQ208 Pinouts
Unprogrammed IOBs have a default pull-up. This prevents an undefined pad level for unbonded or unused IOBs. Programmed outputs are
default slew-rate limited.
In the PQ208 package, pins 15, 16, 64, 65, 90, 91, 142, 143, 170 and 195 are not connected.
* In PQ208, XC3090A and XC3195A have different pinouts.
Pin Description
A9-I/O
A10-I/O
I/O
I/O
I/O
I/O
A8-I/O
A11-I/O
I/O
I/O
I/O
I/O
A7-I/O
A12-I/O
I/O
I/O
I/O
I/O
I/O
I/O
A6-I/O
A13-I/O
VCC
GND
I/O
I/O
A5-I/O
A14-I/O
I/O
I/O
I/O
I/O
A4-I/O
A15-I/O
I/O
I/O
I/O
I/O
A3-I/O
A2-I/O
I/O
I/O
I/O
I/O
A1-CS2-I/O
A0-WS-I/O
GND
VCC
CCLK
DOUT-I/O
PQ208
206
205
204
203
202
201
200
199
198
197
196
194
193
192
191
190
189
188
187
186
185
184
183
182
181
180
179
178
177
176
175
174
173
172
171
169
168
167
166
165
164
163
162
161
160
159
158
157
156
155
D0-DIN-I/O
I/O
I/O
I/O
I/O
RDY/BUSY-RCLK-I/O
D1-I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
D2-I/O
I/O
I/O
I/O
I/O
CS1-I/O
D3-I/O
GND
VCC
I/O
D4-I/O
I/O
I/O
I/O
I/O
CS0-I/O
D5-I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
D6-I/O
I/O
I/O
I/O
I/O
154
153
152
151
150
149
148
147
146
145
144
141
140
139
138
137
136
135
134
133
132
131
130
129
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
XTLX1(OUT)BCLKN-I/O
D7-I/O
D/P
VCC
RESET
GND
XTL2(IN)-I/O
Pin Description
PQ208
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
GND
VCC
INIT
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
LDC-I/O
I/O
I/O
I/O
HDC-I/O
M2-I/O
VCC
M0-RTIG
GND
M1/RDATA
I/O
102
101
100
99
98
97
96
95
94
93
92
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
Pin Description
PQ208
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
VCC
GND
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
14
13
12
11
10
9
8
7
6
5
4
3
2
1
208
207
TCLKIN-I/O
PWRDN
GND
VCC
Pin Description
PQ208
相關(guān)PDF資料
PDF描述
XC3030L-8VQ64C Field Programmable Gate Arrays (XC3000A/L, XC3100A/L)
XC3030L-8VQ64I Field Programmable Gate Arrays (XC3000A/L, XC3100A/L)
XC3064L-8PC84C Field Programmable Gate Arrays (XC3000A/L, XC3100A/L)
XC3064L-8PC84I Field Programmable Gate Arrays (XC3000A/L, XC3100A/L)
XC3064L-8TQ144C Field Programmable Gate Arrays (XC3000A/L, XC3100A/L)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XC3030L-8VQ64C 功能描述:IC FPGA C-TEMP 3.3V 64-VQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:XC3000A/L 產(chǎn)品變化通告:XC4000(E,L) Discontinuation 01/April/2002 標準包裝:24 系列:XC4000E/X LAB/CLB數(shù):100 邏輯元件/單元數(shù):238 RAM 位總計:3200 輸入/輸出數(shù):80 門數(shù):3000 電源電壓:4.5 V ~ 5.5 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:120-BCBGA 供應(yīng)商設(shè)備封裝:120-CPGA(34.55x34.55)
XC3030L-8VQ64I 功能描述:IC FPGA I-TEMP 3.3V 64-VQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:XC3000A/L 產(chǎn)品變化通告:XC4000(E,L) Discontinuation 01/April/2002 標準包裝:24 系列:XC4000E/X LAB/CLB數(shù):100 邏輯元件/單元數(shù):238 RAM 位總計:3200 輸入/輸出數(shù):80 門數(shù):3000 電源電壓:4.5 V ~ 5.5 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:120-BCBGA 供應(yīng)商設(shè)備封裝:120-CPGA(34.55x34.55)
XC3042 制造商:Xilinx 功能描述:
XC3042-100CB100B 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field Programmable Gate Array (FPGA)
XC3042-100CB100C 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field Programmable Gate Array (FPGA)