參數(shù)資料
型號: UPD75238GJ
廠商: NEC Corp.
英文描述: 4 BIT SINGLE-CHIP MICROCOMPUTER
中文描述: 4位單片機
文件頁數(shù): 96/190頁
文件大?。?/td> 1702K
代理商: UPD75238GJ
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁當前第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁
96
μ
PD75238
(5) Serial interface (channel 0) operation
(a) Operation halt mode
The operation halt mode is used when serial transfer is not performed. This mode reduces power
consumption.
The shift register 0 does not perform shift operation in this mode, so the shift register can be used
as a normal 8-bit register.
A RESET input sets the operation halt mode. The P02/SO0/SB0 pin and P03/SI0/SB1 pin function as
input-only port pins. The P01/SCK0 pin can be used as an input port pin by setting the serial operation
mode register 0.
(b) Three-wire serial I/O mode operations
The three-wire serial I/O mode is compatible with other modes used in the 75X series and 78K series.
Communication is performed using three lines: Serial clock (SCK0), serial output (SO0), and serial
input (SI0).
(i)
Communication operation
The three-wire serial I/O mode transfers data, with eight bits as one block. Data is transferred
bit by bit in phase with the serial clock.
The shift register performs shift operation on the falling edge of the serial clock (SCK0). Send
data is latched on the SO0 latch, and is output on the SO0 pin. Receive data applied to the SI0
pin is latched in the shift register 0 on the rising edge of SCK0.
When eight bits have been transferred, shift register 0 operation automatically terminates setting
the interrupt request flag (IRQCSI0).
Fig. 4-49 Timing of Three-Wire Serial I/O Mode
SCK0
SI0
IRQCSI0
1
SO0
2
3
4
5
6
7
8
DI0
DO0
DI1
DO1
DI2
DO2
DI3
DO3
DI4
DO4
DI5
DO5
DI6
DO6
DI7
DO7
Transfer operation is started in phase with falling edge of SCK0.
Execution of instruction that writes data to SIO0 (Transfer operation start specification)
Completion of transfer
相關PDF資料
PDF描述
UPD7527A 4-Bit, Single-Chip CMOS Microcomputers With FIP Driver
UPD7528A 4-Bit, Single-Chip CMOS Microcomputers With FIP Driver
UPD7527AC 4-Bit, Single-Chip CMOS Microcomputers With FIP Driver
UPD7527ACU 4-Bit, Single-Chip CMOS Microcomputers With FIP Driver
UPD7528AC 4-Bit, Single-Chip CMOS Microcomputers With FIP Driver
相關代理商/技術參數(shù)
參數(shù)描述
UPD753012AGC-P33-8BT-A 制造商:Renesas Electronics Corporation 功能描述:
UPD753016AGC-P29-8BT 制造商:Renesas Electronics Corporation 功能描述:
UPD75304GF-407-3B9 制造商:Renesas Electronics Corporation 功能描述:
UPD75306G182 制造商:Panasonic Industrial Company 功能描述:IC
UPD75308F478 制造商:Panasonic Industrial Company 功能描述:IC