參數(shù)資料
型號(hào): SNA7412ZHK
廠商: TEXAS INSTRUMENTS INC
元件分類: 總線控制器
英文描述: PCMCIA BUS CONTROLLER, PBGA216
封裝: GREEN, PLASTIC, MICRO BGA-216
文件頁(yè)數(shù): 257/271頁(yè)
文件大?。?/td> 3240K
代理商: SNA7412ZHK
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)當(dāng)前第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)
Principles of Operation
70
September 2005
SCPS110
ExCA card status-change register (ExCA 804h, see Section 5.5): bits 30
ExCA card status-change interrupt configuration register (ExCA 805h, see Section 5.6): bits 30
ExCA card detect and general control register (ExCA 816h, see Section 5.19): bits 7, 6
Socket event register (CardBus offset 00h, see Section 6.1): bits 30
Socket mask register (CardBus offset 04h, see Section 6.2): bits 30
Socket present state register (CardBus offset 08h, see Section 6.3): bits 137, 51
Socket control register (CardBus offset 10h, see Section 6.5): bits 64, 20
Global reset-only bits, as the name implies, are cleared only by GRST. These bits are never cleared by PRST,
regardless of the setting of the PME enable bit. The GRST signal is gated only by the SUSPEND signal. This
means that assertion of SUSPEND blocks the GRST signal internally, thus preserving all register contents.
Figure 313 is a diagram showing the application of GRST and PRST.
The global reset-only bits (function 0) are:
Status register (PCI offset 06h, see Section 4.5): bits 1511, 8
Secondary status register (PCI offset 16h, see Section 4.14): bits 1511, 8
Subsystem vendor ID register (PCI offset 40h, see Section 4.26): bits 15–0
Subsystem ID register (PCI offset 42h, see Section 4.27): bits 15–0
PC Card 16-bit I/F legacy-mode base-address register (PCI offset 44h, see Section 4.28): bits 310
System control register (PCI offset 80h, see Section 4.29): bits 3124, 2213, 11, 60
General control register (PCI offset 84h, see Section 4.30): bits 3116, 100
General-purpose event status register (PCI offset 88h, see Section 4.31): bits 7, 6, 40
General-purpose event enable register (PCI offset 89h, see Section 4.32): bits 7, 6, 40
General-purpose output register (PCI offset 8Bh, see Section 4.34): bits 40
Multifunction routing register (PCI offset 8Ch, see Section 4.35): bits 310
Retry status register (PCI offset 90h, see Section 4.36): bits 75, 3, 1
Card control register (PCI offset 91h, see Section 4.37): bits 7, 20
Device control register (PCI offset 92h, see Section 4.38): bits 75, 30
Diagnostic register (PCI offset 93h, see Section 4.39): bits 70
Power-management capabilities register (PCI offset A2h, see Section 4.42): bit 15
Power-management CSR register (PCI offset A4h, see Section 4.43): bits 15, 8
Serial bus data register (PCI offset B0h, see Section 4.46): bits 70
Serial bus index register (PCI offset B1h, see Section 4.47): bits 70
Serial bus slave address register (PCI offset B2h, see Section 4.48): bits 70
Serial bus control/status register (PCI offset B3h, see Section 4.49): bits 7, 30
ExCA identification and revision register (ExCA 800h, see Section 5.1): bits 70
ExCA global control register (ExCA 81Eh, see Section 5.20): bits 20
CardBus socket power-management register (CardBus 20h, see Section 6.6): bits 25, 24
The global reset-only bit (function 1) is:
Subsystem vendor ID register (PCI offset 2Ch, see Section 7.12): bits 150
Subsystem ID register (PCI offset 2Eh, see Section 7.12): bits 150
Minimum grant and maximum latency register (PCI offset 3Eh, see Section 7.16): bits 150
Power-management control and status register (PCI offset 48h, see Section 7.20): bits 15, 8, 1, 0
PHY control register (PCI offset ECh, see Section 7.22): bits 7, 40
Miscellaneous configuration register (PCI offset F0h, see Section 7.23): bits 157, 50
Link enhancement control register (PCI offset F4h, see Section 7.24): bits 1512, 10, 8, 7, 2, 1
Subsystem access register (PCI offset F8h, see Section 7.25): bits 310
OHCI version register (OHCI offset 00h, see Section 8.1): bits 24
Bus options register (OHCI offset 20h, see Section 8.9): bits 1512
GUID high register (OHCI offset 24h, see Section 8.10): bits 310
GUID low register (OHCI offset 28h, see Section 8.11): bits 310
Host controller control register (OHCI offset 50h/54h, see Section 8.16): bit 23
相關(guān)PDF資料
PDF描述
SN260Q LOCAL AREA NETWORK CONTROLLER, QCC40
SN54128J TTL/H/L SERIES, QUAD 2-INPUT NOR GATE, CDIP14
SNJ54128W TTL/H/L SERIES, QUAD 2-INPUT NOR GATE, CDFP14
SN54132J TTL/H/L SERIES, QUAD 2-INPUT NAND GATE, CDIP14
SN74S132N3 S SERIES, QUAD 2-INPUT NAND GATE, PDIP14
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SNAA_FSB560A WAF 制造商:Fairchild Semiconductor Corporation 功能描述:
SNAB043A1YFFR 制造商:Texas Instruments 功能描述:
SNAC-6 制造商:GAMEWELL-FCI 制造商全稱:GAMEWELL-FCI 功能描述:Supplementary notification appliance circuit panel
SNAC-9 制造商:GAMEWELL-FCI 制造商全稱:GAMEWELL-FCI 功能描述:Supplementary notification appliance circuit panel
SNACT7200L35RJ 制造商:Texas Instruments 功能描述: