參數(shù)資料
型號: SI5100-H-GL
廠商: Silicon Laboratories Inc
文件頁數(shù): 24/40頁
文件大?。?/td> 0K
描述: IC TXRX SONET/SDH LP HS 195PBGA
標(biāo)準(zhǔn)包裝: 119
系列: SiPHY™
類型: 收發(fā)器
驅(qū)動器/接收器數(shù): 1/1
規(guī)程: SONET/SDH
電源電壓: 1.71 V ~ 1.89 V
安裝類型: 表面貼裝
封裝/外殼: 195-LBGA
供應(yīng)商設(shè)備封裝: 195-BGA(15x15)
包裝: 托盤
Si5100
30
Rev. 1.5
G13
H13
E14
F14
E13
F13
C14
D14
C13
D13
A14
B14
B12
B13
A12
A13
B10
B11
A10
A11
B8
B9
A8
A9
B6
B7
A6
A7
B4
B5
A4
A5
RXDOUT15+
RXDOUT15–
RXDOUT14+
RXDOUT14–
RXDOUT13+
RXDOUT13–
RXDOUT12+
RXDOUT12–
RXDOUT11+
RXDOUT11–
RXDOUT10+
RXDOUT10–
RXDOUT9+
RXDOUT9–
RXDOUT8+
RXDOUT8–
RXDOUT7+
RXDOUT7–
RXDOUT6+
RXDOUT6–
RXDOUT5+
RXDOUT5–
RXDOUT4+
RXDOUT4–
RXDOUT3+
RXDOUT3–
RXDOUT2+
RXDOUT2–
RXDOUT1+
RXDOUT1–
RXDOUT0+
RXDOUT0–
OLVDS
Differential Parallel Receive Data Output.
The data recovered from the signal present on
RXDIN is demultiplexed and output as a 16-bit
parallel word via RXDOUT[15:0]. The bit order
for demultiplexing is selected by the RXMSBSEL
input. The RXDOUT[15:0] outputs are aligned to
the rising edge of RXCLK1.
F3
RXLOL
O
LVTTL
Receiver Loss-of-Lock.
This output is asserted (driven low) when the
recovered clock frequency deviates from the ref-
erence clock by the amount specified in Table 5
Pin Number(s)
Name
I/O
Signal Level
Description
相關(guān)PDF資料
PDF描述
IDT72V3650L7-5BB IC FIFO SS 2048X36 7-5NS 144BGA
MS27513E22F21PB CONN RCPT 21POS BOX MNT W/PINS
MS27472T10F13PA CONN RCPT 13POS WALL MT W/PINS
VI-25B-IW-F4 CONVERTER MOD DC/DC 95V 100W
VE-21J-MX-F2 CONVERTER MOD DC/DC 36V 75W
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SI-51010-F 制造商:Bel Fuse 功能描述:- Trays
SI-51011-F 制造商:BEL 制造商全稱:Bel Fuse Inc. 功能描述:SI-51011-F
SI-51012-F 制造商:BEL 制造商全稱:Bel Fuse Inc. 功能描述:SI-51012-F
SI-51013-F 制造商:Bel Fuse 功能描述:- Bulk
SI-51014-F 功能描述:CONN MAGJACK 1PT GIGABIT SHLD RoHS:是 類別:連接器,互連式 >> 模塊 - 帶磁性元件的插座 系列:MagJack® ST SI-50000 標(biāo)準(zhǔn)包裝:63 系列:Mag45 連接器類型:RJ45 端口數(shù):1 行數(shù):1 安裝類型:面板安裝,通孔,直角 速度:10/100 Base-T 板上方高度:0.555"(14.10mm) LED 顏色:綠 - 綠 每一插座芯體的數(shù)目:5 屏蔽:屏蔽 翼片方向:上 特點(diǎn):板鎖 包裝:托盤