Technical Data
MC68H(R)C08JL3
—
Rev. 4.1
10
Freescale Semiconductor
11.6
11.6.1
11.6.2
Low-Power Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .131
Wait Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .131
Stop Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .131
11.7
11.7.1
I/O Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .131
ADC Voltage In (ADCVIN) . . . . . . . . . . . . . . . . . . . . . . . . .132
11.8
11.8.1
11.8.2
11.8.3
I/O Registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .132
ADC Status and Control Register. . . . . . . . . . . . . . . . . . . .132
ADC Data Register. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .134
ADC Input Clock Register . . . . . . . . . . . . . . . . . . . . . . . . .135
Section 12. I/O Ports
12.1
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .137
12.2
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .137
12.3
12.3.1
12.3.2
12.3.3
Port A . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .138
Port A Data Register (PTA) . . . . . . . . . . . . . . . . . . . . . . . .139
Data Direction Register A (DDRA) . . . . . . . . . . . . . . . . . . .140
Port A Input Pull-up Enable Register (PTAPUE) . . . . . . . .141
12.4
12.4.1
12.4.2
Port B . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .143
Port B Data Register (PTB) . . . . . . . . . . . . . . . . . . . . . . . .143
Data Direction Register B (DDRB) . . . . . . . . . . . . . . . . . . .143
12.5
12.5.1
12.5.2
12.5.3
Port D . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .145
Port D Data Register (PTD) . . . . . . . . . . . . . . . . . . . . . . . .145
Data Direction Register D (DDRD). . . . . . . . . . . . . . . . . . .146
Port D Control Register (PDCR). . . . . . . . . . . . . . . . . . . . .147
Section 13. External Interrupt (IRQ)
13.1
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .149
13.2
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .149
13.3
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .149
13.4
13.4.1
Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .150
IRQ1 Pin. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .151
13.5
IRQ Module During Break Interrupts . . . . . . . . . . . . . . . . . . .153
13.6
IRQ Status and Control Register (ISCR) . . . . . . . . . . . . . . . .153