參數(shù)資料
型號: MB-91110PMT2
元件分類: 微控制器/微處理器
英文描述: 32-BIT, MROM, 50 MHz, RISC MICROCONTROLLER, PQFP144
封裝: 20 X 20 MM, 0.50 MM PITCH, PLASTIC, LQFP-144
文件頁數(shù): 24/452頁
文件大?。?/td> 6219K
代理商: MB-91110PMT2
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁當前第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁第401頁第402頁第403頁第404頁第405頁第406頁第407頁第408頁第409頁第410頁第411頁第412頁第413頁第414頁第415頁第416頁第417頁第418頁第419頁第420頁第421頁第422頁第423頁第424頁第425頁第426頁第427頁第428頁第429頁第430頁第431頁第432頁第433頁第434頁第435頁第436頁第437頁第438頁第439頁第440頁第441頁第442頁第443頁第444頁第445頁第446頁第447頁第448頁第449頁第450頁第451頁第452頁
viii
3.12.6 PLL Control Register (PCTR) ........................................................................................................ 84
3.12.7 Watchdog Function ........................................................................................................................ 85
3.12.8 Gear Function ................................................................................................................................ 87
3.12.9 Reset Source Hold Function .......................................................................................................... 90
3.12.10 DMA Suppression Function ........................................................................................................... 92
3.12.11 Clock Doubler Function ................................................................................................................. 94
3.12.12 Example of PLL Clock Setting ....................................................................................................... 96
3.13 Low-power Consumption .................................................................................................................. 100
3.13.1 Standby Control Register (STCR) ................................................................................................ 102
3.13.2 Stop Status .................................................................................................................................. 103
3.13.3 Sleep Status ................................................................................................................................ 106
3.13.4 Status Transition in Low-power Consumption Mode ................................................................... 108
3.14 Memory Access Modes ..................................................................................................................... 109
CHAPTER 4
BUS INTERFACE ..................................................................................... 113
4.1
Outline of the Bus Interface .............................................................................................................. 114
4.2
Block Diagram of the Bus Interface .................................................................................................. 117
4.3
Bus Interface Registers ..................................................................................................................... 118
4.3.1
Area Selection Register (ASR) and Area Mask Register (AMR) ................................................. 119
4.3.2
Area Mode Register 0 (AMD0) ..................................................................................................... 122
4.3.3
Area Mode Register 1 (AMD1) ..................................................................................................... 124
4.3.4
Area Mode Register 32 (AMD32) ................................................................................................. 125
4.3.5
Area Mode Register 4 (AMD4) ..................................................................................................... 126
4.3.6
Area Mode Register 5 (AMD5) ..................................................................................................... 127
4.3.7
DRAM Control Registers 4 and 5 (DMCR4 and DMCR5) ............................................................ 128
4.3.8
Refresh Control Register (RFCR) ................................................................................................ 131
4.3.9
External Pin Control Register 0 (EPCR0) .................................................................................... 133
4.3.10 External Pin Control Register 1 (EPCR1) .................................................................................... 135
4.3.11 DRAM Signal Control Register (DSCR) ....................................................................................... 136
4.3.12 Little Endian Register (LER) ........................................................................................................ 138
4.4
Bus Operations ................................................................................................................................. 139
4.4.1
Relationships between Data Bus Widths and Control Signals ..................................................... 140
4.4.2
Big-endian Bus Access ................................................................................................................ 142
4.4.3
Little-endian Bus Access ............................................................................................................. 148
4.4.4
Comparison of External Accesses in Big and Little Endian Modes ............................................. 152
4.4.5
DRAM Connection ....................................................................................................................... 156
4.5
Bus Timing ........................................................................................................................................ 160
4.5.1
Basic Read Cycle ........................................................................................................................ 163
4.5.2
Basic Write Cycle ......................................................................................................................... 165
4.5.3
Read Cycle in Each Mode ........................................................................................................... 167
4.5.4
Write Cycle In Each Mode ........................................................................................................... 169
4.5.5
Read-write Cycle ......................................................................................................................... 171
4.5.6
Automatic Wait Cycle ................................................................................................................... 172
4.5.7
External Wait Cycle ..................................................................................................................... 173
4.5.8
Ordinary DRAM Interface Read Cycle ......................................................................................... 174
4.5.9
Ordinary DRAM Interface Write Cycle ......................................................................................... 176
4.5.10 Ordinary DRAM Read Cycle ........................................................................................................ 178
4.5.11 Ordinary DRAM Write Cycle ........................................................................................................ 180
4.5.12 Automatic Wait Cycle in the Ordinary DRAM Interface ................................................................ 182
相關PDF資料
PDF描述
MB86602CPF SCSI BUS CONTROLLER, PQFP100
MB86604LPFV SCSI BUS CONTROLLER, PQFP100
MB86605PMT SCSI BUS CONTROLLER, PQFP144
MB86606PMT SCSI BUS CONTROLLER, PQFP144
MB86612 2 CHANNEL(S), 98.304M bps, SERIAL COMM CONTROLLER, PQFP100
相關代理商/技術參數(shù)
參數(shù)描述
MB911110PMT2 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:32-Bit RISC Microcontroller
MB91121 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:32-bit RISC Microcontroller
MB91121PFV 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:32-bit RISC Microcontroller CMOS
MB91133 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:32-Bit RISC Microcontroller
MB91133PBT 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:32-Bit RISC Microcontroller