參數(shù)資料
型號: LFX1200B-03F900I
廠商: LATTICE SEMICONDUCTOR CORP
元件分類: FPGA
英文描述: The ispXPGA architecture
中文描述: FPGA, 3844 CLBS, 1250000 GATES, PBGA900
封裝: FPBGA-900
文件頁數(shù): 30/89頁
文件大小: 941K
代理商: LFX1200B-03F900I
Lattice Semiconductor
ispXPGA Family Data Sheet
30
ispXPGA Family Timing Adders
Parameter
Description
Base
Parameter
-4
-3
Units
Min.
Max.
Min.
Max.
Optional Adders
t
INDIO
t
IOI
Input Adjusters
LVTTL_in
Input Delay
6.0
6.9
ns
Using 3.3V TTL
t
IOIN
t
IOIN
t
IOIN
t
IOIN
t
IOIN
t
IOIN
t
IOIN
t
IOIN
t
IOIN
t
IOIN
t
IOIN
0.5
0.5
ns
LVCMOS_18_in
Using 1.8V CMOS
0.0
0.0
ns
LVCMOS_25_in
Using 2.5V CMOS
0.3
0.3
ns
LVCMOS_33_in
Using 3.3V CMOS
0.5
0.5
ns
AGP_1X_in
Using AGP 1x
1.0
1.0
ns
CTT25_in
Using CTT 2.5V
1.0
1.0
ns
CTT33_in
Using CTT 3.3V
1.0
1.0
ns
GTL+_in
Using GTL+
0.5
0.5
ns
HSTL_I_in
Using HSTL 2.5V, Class I
0.5
0.5
ns
HSTL_III_in
Using HSTL 2.5V, Class III
0.5
0.5
ns
LVDS_in
Using Low Voltage
Differential Signaling (LVDS)
0.8
0.8
ns
BLVDS_in
Using Bus Low Voltage
Differential Signaling (BLVDS)
t
IOIN
0.8
0.8
ns
LVPECL_in
Using Low Voltage PECL
t
IOIN
t
IOIN
t
IOIN
t
IOIN
t
IOIN
t
IOIN
0.8
0.8
ns
PCI_in
Using PCI
1.0
1.0
ns
SSTL2_I_in
Using SSTL 2.5V, Class I
0.8
0.8
ns
SSTL2_II_in
Using SSTL 2.5V, Class II
0.5
0.5
ns
SSTL3_I_in
Using SSTL 3.3V, Class I
0.8
0.8
ns
SSTL3_II_in
Using SSTL 3.3V, Class II
0.8
0.8
ns
t
IOO
Output Adjusters
Slow Slew
Using Slow Slew (LVTTL and
LVCMOS Outputs only)
t
IOBUF
, t
IOEN
0.7
0.7
ns
LVTTL_out
Using 3.3V TTL Drive
t
IOBUF,
t
IOEN,
t
IODIS
t
IOBUF,
t
IOEN,
t
IODIS
t
IOBUF,
t
IOEN,
t
IODIS
t
IOBUF,
t
IOEN,
t
IODIS
t
IOBUF,
t
IOEN,
t
IODIS
t
IOBUF,
t
IOEN,
t
IODIS
t
IOBUF,
t
IOEN,
t
IODIS
t
IOBUF,
t
IOEN,
t
IODIS
t
IOBUF,
t
IOEN,
t
IODIS
t
IOBUF,
t
IOEN,
t
IODIS
1.0
1.0
ns
LVCMOS_18_4mA_out
Using 1.8V CMOS Standard,
4mA Drive
0.8
0.8
ns
LVCMOS_18_5.33mA_out Using 1.8V CMOS Standard,
5.33mA Drive
0.6
0.6
ns
LVCMOS_18_8mA_out
Using 1.8V CMOS Standard,
8mA Drive
0.0
0.0
ns
LVCMOS_18_12mA_out
Using 1.8V CMOS Standard,
12mA Drive
0.2
0.2
ns
LVCMOS_25_4mA_out
Using 2.5V CMOS Standard,
4mA Drive
0.7
0.7
ns
LVCMOS_25_5.33mA_out Using 2.5V CMOS Standard,
5.33 mA Drive
0.5
0.5
ns
LVCMOS_25_8mA_out
Using 2.5V CMOS Standard,
8mA Drive
0.5
0.5
ns
LVCMOS_25_12mA_out
Using 2.5V CMOS Standard,
12mA Drive
0.5
0.5
ns
LVCMOS_25_16mA_out
Using 2.5V CMOS Standard,
16mA Drive
0.5
0.5
ns
相關(guān)PDF資料
PDF描述
LFX1200B-04F900C The ispXPGA architecture
LFX1200C-4F900C The ispXPGA architecture
LFX125B-4F900C The ispXPGA architecture
LFX200B-4F900C The ispXPGA architecture
LFX500B-4F900C The ispXPGA architecture
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LFX1200B-03FE680C 功能描述:FPGA - 現(xiàn)場可編程門陣列 15376 LUT-4 496 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFX1200B-03FEN680C 功能描述:FPGA - 現(xiàn)場可編程門陣列 1.25M Gt ispJTAG 2. 5/3.3V -3 Spd RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFX1200B-03FEN680C2 功能描述:FPGA - 現(xiàn)場可編程門陣列 15376 LUT-4 496 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFX1200B-04F900C 功能描述:FPGA - 現(xiàn)場可編程門陣列 15376 LUT-4 496 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFX1200B-04FE680C 功能描述:FPGA - 現(xiàn)場可編程門陣列 15376 LUT-4 496 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256