Mobile Intel Celeron Processor (0.18) in BGA2 and Micro-PGA2 Packages
at 700MHz, 650 MHz, 600 MHz, 550 MHz, 500 MHz, 450 MHz,
Low-voltage 500 MHz, and Low-voltage 400A MHz
Datasheet
Order#-XXX
41
Figure 23. Pin/Ball Map - Top View
V0024-03
VCC
Other
VCCT
VSS
Analog
Decoupling
VSS
D30#
D21#
D23#
NC
D10#
D14#
VSS
NC
D5#
VSS
RESET#
A33#
A32#
A29#
VSS
D31#
D29#
D27#
VSS
D22#
D13#
VSS
D18#
D9#
D11#
D7#
VSS
D4#
VSS
A34#
A28#
A30#
VSS
D33#
D35#
VSS
D26#
D24#
VSS
NC
D20#
D8#
VSS
D6#
VSS
D3#
D2#
BREQ0#
A35#
A20#
A26#
A31#
A27#
D38#
D37#
D32#
D28#
D25#
NC
D16#
NC
D15#
D17#
D1#
D0#
VSS
NC
VSS
A24#
A25#
A21#
VSS
A22#
D45#
D43#
VSS
D34#
VREF
NC
D19#
VSS
D12#
VSS
BERR#
VREF
A15#
VSS
A23#
A19#
D42#
VSS
VREF
A17#
VSS
A18#
A16#
D51#
D49#
NC
TESTP
VSS
NC
A13#
D47#
VSS
NC
TESTP
NC
VSS
A14#
D59#
D46#
NC
VSS
A11#
A5#
A10#
D53#
VSS
A8#
A12#
A4#
VSS
A9#
D55#
D60#
VSS
A6#
A3#
A7#
D56#
VSS
NC
BCLK
DEFER#
VSS
TESTLO2
VSS
DEP5#
DEP6#
VSS
NC
CLKREF
DEP3#
VSS
RSVD
LOCK#
DEP1#
D58#
VSS
BNR#
VSS
REQ0#
DRDY#
DEP2#
VSS
VREF
BPRI#
DEFER#
TRDY#
RS0#
BINIT#
DEP0#
PWRGOOD
REQ1#
VSS
REQ2#
HIT#
BPM0#
PRDY#
REQ4#
VSS
REQ3#
RP#
RS2#
BP3#
PICD1
TESTLO1
HITM#
VSS
AP1#
RSP#
BP2#
VSS
NC
VSS
DBSY#
RS1#
AERR#
PICD0
PREQ#
VSS
ADS#
AP0#
VSS
NC
VSS
NC
VSS
TESTP
VID2
VID0
VSS
21
20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
PLL2
VSS
NC
VCCT
D44#
D39#
VCCT
VSS
D48#
VCCT
D61#
D54#
VCCT
VSS
VCCT
VSS
D50#
VCCT
D56#
D63#
VCCT
VSS
VCCT
DEP7#
D62#
VCCT
VSS
DEP4#
VCCT
BPM1#
VSS
VCCT
VSS
VREF
VSS
VCCT
VSS
D41#
VCCT
D57#
D52#
VCCT
D36#
D40#
VREF
VSS
NC
PICCLK
TESTP
EDGE
CTRLP
THERM
DA
TRST#
VSS
BSEL0
TCK
INIT#
CMOS
REF
VCCT
RSVD
INTR
VSS
THERM
DC
BSEL1
VSS
SLP#
VSS
SMI#
VSS
VCCT
NMI
VSS
NC
VSS
TDO
VSS
IGNNE#
FERR#
STPCLK#
VSS
FLUSH#
VCCT
RTT
IMPEDP
CMOS
REF
TESTHI
VSS
NC
TMS
TDI
NC
A20M#
IERR#
VCCT
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
W
Y
AA
AB
AC
AD
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VID4
VID3
VID1
PLL1
VCCT
2
NOTE:
1.
In order to implement VID on the BGA2 package, some VID[4:0] balls may be depopulated. However, on the Micro-PGA2
package, VID[4:0] pins are not depopulated.
2.
Pin/Ball P1 can be connected to either VCC or VCCT.