參數資料
型號: 82865GV
廠商: Intel Corp.
英文描述: Intel 865G/865GV Graphics and Memory Controller Hub
中文描述: 英特爾865G/865GV圖形和內存控制器中樞
文件頁數: 88/249頁
文件大?。?/td> 3540K
代理商: 82865GV
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁當前第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁
Intel
82865G/82865GV GMCH Datasheet
89
Register Description
3.6.3
PCICMD1—PCI Command Register (Device 1)
Address Offset:
Default Value:
Access:
Size:
04–05h
0000h
RO, R/W
16 bits
Bit
Descriptions
15:10
Reserved.
9
Fast Back-to-Back Enable (FB2B)—RO.
Hardwired to 0.
8
SERR Message Enable (SERRE)—R/W.
This bit is a global enable bit for Device 1 SERR
messaging. The GMCH communicates the SERR# condition by sending a SERR message to the
ICH5.
0 = Disable. SERR message is not generated by the GMCH for Device 1.
1 = Enable. GMCH is enabled to generate SERR messages over HI for specific Device 1 error
conditions that are individually enabled in the BCTRL1 register. The error status is reported in
the PCISTS1 register.
7
Address/Data Stepping (ADSTEP)—RO.
Hardwired to 0.
6
Parity Error Enable (PERRE)—RO.
Hardwired to 0. Parity checking is not supported on the
primary side of this device.
5
Reserved.
4
Memory Write and Invalidate Enable (MWIE)—RO.
Hardwired to 0.
3
Special Cycle Enable (SCE)—RO.
Hardwired to 0.
2
Bus Master Enable (BME)—R/W.
0 = Disable. AGP Master initiated Frame# cycles will be ignored by the GMCH. The result is a
master abort. Ignoring incoming cycles on the secondary side of the PCI-to-PCI bridge
effectively disabled the bus master on the primary side. (default)
1 = Enable. AGP master initiated Frame# cycles will be accepted by the GMCH if they hit a valid
address decode range. This bit has no affect on AGP Master originated SBA or PIPE# cycles.
1
Memory Access Enable (MAE)—R/W.
0 = Disable. All of Device 1’s memory space is disabled.
1 = Enable. Enables the memory and pre-fetchable memory address ranges defined in the
MBASE1, MLIMIT1, PMBASE1, and PMLIMIT1 registers.
0
IO Access Enable (IOAE)—R/W.
0 = Disable. All of Device 1’s I/O space is disabled.
1 = Enable. This bit must be set to1 to enable the I/O address range defined in the IOBASE1, and
IOLIMIT1 registers.
相關PDF資料
PDF描述
8288 Bus Controller for SAB 8086 Family Processors
828 2 X 2 8-Pole Filters
8291A GPIB TALKER/LISTENER
829B SILICON 28V HYPERABRUPT VARACTOR DIODES
829A SILICON 28V HYPERABRUPT VARACTOR DIODES
相關代理商/技術參數
參數描述
82865N 功能描述:HEX DIE 5/8-11 制造商:apex tool group 系列:* 零件狀態(tài):在售 標準包裝:1
828661-1 功能描述:汽車連接器 25P JUN-TIMER CONN RoHS:否 制造商:Amphenol SINE Systems 產品:Contacts 系列:ATP 位置數量: 型式:Female 安裝風格: 端接類型: 觸點電鍍:Nickel
828662-1 制造商:TE Connectivity 功能描述:CONN TIMER CONN M 16 POS 5MM SLDR ST TH - Bulk 制造商:TE Connectivity 功能描述:16P JUN-TIMER STECK 制造商:TE Connectivity 功能描述:Conn Timer Connector M 16 POS 5mm Solder ST Thru-Hole
82866N 功能描述:HEX DIE 5/8-18 制造商:apex tool group 系列:* 零件狀態(tài):在售 標準包裝:1
82867001 制造商:未知廠家 制造商全稱:未知廠家 功能描述:MOTOR GEARED 12VDC 344RPM