
43
μ
PD70320
Table 2-8. Number of Clocks (7/10)
Note
n: Shift count
Byte Processing
Word Processing
Group
Mnemonic
Operands
On-chip RAM
Access Enable
On-chip RAM
Access Disable
On-chip RAM
Access Enable
On-chip RAM
Access Disable
Shift
SHR
reg, CL
11 + 2·n
11 + 2·n
11 + 2·n
11 + 2·n
Note
mem, CL
EA + 17 + 2·T + 2·n EA + 15 + T + 2·n EA + 21 + 4·T + 2·n EA + 17 + 2·T + 2·n
reg, imm8
9 + 2·n
9 + 2·n
9 + 2·n
9 + 2·n
mem, imm8
EA + 13 + 2·T + 2·n EA + 11 + T + 2·n EA + 17 + 4·T + 2·n EA + 13 + 2·T + 2·n
SHRA
reg,1
8
8
8
8
Note
mem, 1
EA + 14 + 2·T
EA + 12 + T
EA + 18 + 4·T
EA + 14 + 2·T
reg, CL
11 + 2·n
11 + 2·n
11 + 2·n
11 + 2·n
mem, CL
EA + 17 + 2·T + 2·n EA + 15 + T + 2·n EA + 21 + 4·T + 2·n EA + 17 + 2·T + 2·n
reg, imm8
9 + 2·n
9 + 2·n
9 + 2·n
9 + 2·n
mem, imm8
EA + 13 + 2·T + 2·n EA + 11 + T + 2·n EA + 17 + 4·T + 2·n EA + 13 + 2·T + 2·n
Rotate
ROL
reg,1
8
8
8
8
Note
mem, 1
EA + 14 + 2·T
EA + 12 + T
EA + 18 + 4·T
EA + 14 + 2·T
reg, CL
11 + 2·n
11 + 2·n
11 + 2·n
11 + 2·n
mem, CL
EA + 17 + 2·T + 2·n EA + 15 + T + 2·n EA + 21 + 4·T + 2·n EA + 17 + 2·T + 2·n
reg, imm8
9 + 2·n
9 + 2·n
9 + 2·n
9 + 2·n
mem, imm8
EA + 13 + 2·T + 2·n EA + 11 + T + 2·n EA + 17 + 4·T + 2·n EA + 13 + 2·T + 2·n
ROR
reg,1
8
8
8
8
Note
mem, 1
EA + 14 + 2·T
EA + 12 + T
EA + 18 + 4·T
EA + 14 + 2·T
reg, CL
11 + 2·n
11 + 2·n
11 + 2·n
11 + 2·n
mem, CL
EA + 17 + 2·T + 2·n EA + 15 + T + 2·n EA + 21 + 4·T + 2·n EA + 17 + 2·T + 2·n
reg, imm8
9 + 2·n
9 + 2·n
9 + 2·n
9 + 2·n
mem, imm8
EA + 13 + 2·T + 2·n EA + 11 + T + 2·n EA + 17 + 4·T + 2·n EA + 13 + 2·T + 2·n
ROLC
reg,1
8
8
8
8
Note
mem, 1
EA + 14 + 2·T
EA + 12 + T
EA + 18 + 4·T
EA + 14 + 2·T
reg, CL
11 + 2·n
11 + 2·n
11 + 2·n
11 + 2·n
mem, CL
EA + 17 + 2·T + 2·n EA + 15 + T + 2·n EA + 21 + 4·T + 2·n EA + 17 + 2·T + 2·n
reg, imm8
9 + 2·n
9 + 2·n
9 + 2·n
9 + 2·n
mem, imm8
EA + 13 + 2·T + 2·n EA + 11 + T + 2·n EA + 17 + 4·T + 2·n EA + 13 + 2·T + 2·n
RORC
reg,1
8
8
8
8
mem, 1
EA + 14 + 2·T
EA + 12 + T
EA + 18 + 4·T
EA + 14 + 2·T