參數(shù)資料
型號(hào): Q67121C452
英文描述: IC-SM-8-BIT CPU-12MHZ
中文描述: 集成電路釤8位CPU - 12MHz的
文件頁(yè)數(shù): 120/121頁(yè)
文件大?。?/td> 1000K
代理商: Q67121C452
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)當(dāng)前第120頁(yè)第121頁(yè)
Semiconductor Group
11-2
Index
C501
M
M0 . . . . . . . . . . . . . . . . . . . . . . . . 3-5,
6-17
M1 . . . . . . . . . . . . . . . . . . . . . . . . 3-5,
6-17
Memory organization . . . . . . . . . . . . . . . 3-1
Data memory . . . . . . . . . . . . . . . . . . . 3-2
General purpose registers . . . . . . . . . 3-2
Memory map. . . . . . . . . . . . . . . . . . . . 3-1
Program memory . . . . . . . . . . . . . . . . 3-2
O
OTP memory operation . . . . . . . . 9-1 to 9-4
Encryption table . . . . . . . . . . . . . . . . . 9-3
Programming configuration. . . . . . . . . 9-2
Programming modes . . . . . . . . . . . . . 9-1
Programming waveform . . . . . . . . . . . 9-2
Security bits . . . . . . . . . . . . . . . . . . . . 9-3
Verification and signature bytes . . . . . 9-4
OV . . . . . . . . . . . . . . . . . . . . . . . . .
2-3
, 3-6
P
P. . . . . . . . . . . . . . . . . . . . . . . . . . .
2-3
, 3-6
P0. . . . . . . . . . . . . . . . . . . . . . . . . . 3-4, 3-5
P1. . . . . . . . . . . . . . . . . . . . . . . . . . 3-4, 3-5
P2. . . . . . . . . . . . . . . . . . . . . . . . . . 3-4, 3-5
P3. . . . . . . . . . . . . . . . . . . . . . . . . . 3-4, 3-5
Parallel I/O . . . . . . . . . . . . . . . . . 6-1 to 6-12
PCON. . . . . . . . . . . . . . . 3-4, 3-5, 6-32,
8-1
PDE . . . . . . . . . . . . . . . . . . . . . . . . 3-5,
8-1
Pin configurations. . . . . . . . . . . . . 1-3 to 1-5
P-DIP-40 package . . . . . . . . . . . . . . . 1-4
P-LCC-44 package. . . . . . . . . . . . . . . 1-3
P-MQFP-44 package . . . . . . . . . . . . . 1-5
Pin definitions and functions. . . . 1-6 to 1-10
Ports. . . . . . . . . . . . . . . . . . . . . . 6-1 to 6-12
Alternate functions . . . . . . . . . . 6-8 to 6-9
Port loading and interfacing . . . . . . . 6-11
Port timing. . . . . . . . . . . . . . . . . . . . . 6-10
Quasi-bidirectional port structure
Output driver circuitry . . . . . . . . . . . 6-4
Port 0/2 as address/data bus . . . . . 6-7
Read-modify-write function. . . . . . . . 6-11
Power down mode . . . . . . . . . . . . . . . . . 8-3
Power saving modes . . . . . . . . . . 8-1 to 8-4
Control register. . . . . . . . . . . . . . . . . . 8-1
Idle mode . . . . . . . . . . . . . . . . . . . . . . 8-2
Power down mode . . . . . . . . . . . . . . . 8-3
State of pins . . . . . . . . . . . . . . . . . . . . 8-4
PS. . . . . . . . . . . . . . . . . . . . . . . . . . 3-5,
7-6
PSEN signal. . . . . . . . . . . . . . . . . . . . . . 4-4
PSW. . . . . . . . . . . . . . . . . . . . .
2-3
, 3-4, 3-6
PT0 . . . . . . . . . . . . . . . . . . . . . . . . 3-5,
7-6
PT1 . . . . . . . . . . . . . . . . . . . . . . . . 3-5,
7-6
PT2 . . . . . . . . . . . . . . . . . . . . . . . . 3-5,
7-6
PX0 . . . . . . . . . . . . . . . . . . . . . . . . 3-5,
7-6
PX1 . . . . . . . . . . . . . . . . . . . . . . . . 3-5,
7-6
R
RB8 . . . . . . . . . . . . . . . . . . . . . . . 3-5,
6-31
RC2H. . . . . . . . . . . . . . . . . . . 3-4, 3-5,
6-23
RC2L . . . . . . . . . . . . . . . . . . . 3-4, 3-5,
6-23
RCLK . . . . . . . . . . . . . . . . . . . . . . 3-5,
6-24
RD . . . . . . . . . . . . . . . . . . . . . . . . . 3-5,
4-1
REN . . . . . . . . . . . . . . . . . . . . . . . 3-5,
6-31
Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-1
RI . . . . . . . . . . . . . . . . . . . . . . 3-5,
6-31
, 7-5
RS0 . . . . . . . . . . . . . . . . . . . . . . . .
2-3
, 3-6
RS1 . . . . . . . . . . . . . . . . . . . . . . . .
2-3
, 3-6
RxD . . . . . . . . . . . . . . . . . . . . . . . 3-5,
6-29
S
SBUF . . . . . . . . . . . . . . . . . . . 3-4, 3-5,
6-31
SCON . . . . . . . . . . . . . . 3-4, 3-5,
6-31
, 7-5
Serial interface (USART) . . . . . 6-29 to 6-44
Baudrate generation. . . . . . . . . . . . . 6-32
with timer 1 . . . . . . . . . . . . . . . . . . 6-33
with timer 2 . . . . . . . . . . . . . . . . . . 6-34
Multiprocessor communication. . . . . 6-30
Operating mode 0 . . . . . . . . 6-36 to 6-38
Operating mode 1 . . . . . . . . 6-39 to 6-41
Operating mode 2 and 3 . . . 6-42 to 6-44
Registers . . . . . . . . . . . . . . . 6-30 to 6-31
SM0 . . . . . . . . . . . . . . . . . . . . . . . 3-5,
6-31
SM1 . . . . . . . . . . . . . . . . . . . . . . . 3-5,
6-31
SM2 . . . . . . . . . . . . . . . . . . . . . . . 3-5,
6-31
SMOD . . . . . . . . . . . . . . . . . . . . . 3-5,
6-32
SP . . . . . . . . . . . . . . . . . . . . . . . . . 3-4, 3-5
Special function registers. . . . . . . 3-3 to 3-6
Table - address ordered. . . . . . 3-5 to 3-6
Table - functional order . . . . . . . . . . . 3-4
T
T0. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-5
T1. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-5
T2CON. . . . . . . . . . . 3-4, 3-5,
6-24
, 7-3, 7-5
T2MOD . . . . . . . . . . . . . . . . . 3-4, 3-5,
6-25
TB8 . . . . . . . . . . . . . . . . . . . . . . . 3-5,
6-31
TCLK . . . . . . . . . . . . . . . . . . . . . . 3-5,
6-24
相關(guān)PDF資料
PDF描述
Q67126-C2088 RF inductor, ceramic core, 2% tol, SMT, RoHS
Q67127-C2036SAB-C161R1-L16M IC-SM-16 BIT CPU
Q67120-C2200 16-Bit Single-Chip Microcontroller Bare Die Delivery
Q67120-C1054 High Speed CMOS Logic Triple 3-Input NOR Gates 14-SOIC -55 to 125
Q67120-C1056 High Speed CMOS Logic Triple 3-Input NOR Gates 14-SOIC -55 to 125
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
Q67121-C848 制造商:INFINEON 制造商全稱:Infineon Technologies AG 功能描述:16-Bit CMOS Single-Chip Microcontroller
Q67121-C862 制造商:INFINEON 制造商全稱:Infineon Technologies AG 功能描述:C16x-Family of High-Performance CMOS 16-Bit Microcontrollers
Q67121-C900 制造商:INFINEON 制造商全稱:Infineon Technologies AG 功能描述:16-Bit CMOS Single-Chip Microcontroller
Q67121-C923 制造商:INFINEON 制造商全稱:Infineon Technologies AG 功能描述:C16x-Family of High-Performance CMOS 16-Bit Microcontrollers
Q67121-C942 制造商:INFINEON 制造商全稱:Infineon Technologies AG 功能描述:16-Bit CMOS Single-Chip Microcontroller