參數(shù)資料
型號: PEF82913H
英文描述: 40MHz Video Fader and DC Gain Controlled Amplifier; Package: PDIP; No of Pins: 14; Temperature Range: 0°C to +70°C
中文描述: ?2B1Q第二代模塊化綜合業(yè)務數(shù)字網(wǎng)新臺幣(智能)?
文件頁數(shù): 65/205頁
文件大?。?/td> 3205K
代理商: PEF82913H
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁當前第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁
PEF 82902
Functional Description
Data Sheet
53
2001-11-09
Figure 28
Structure of Last Octet of Ch2 on DU
When the TIC bus is seized by the T-SMINT I, the bus is identified to other devices as
occupied via the DU Ch2 Bus Accessed-bit state
0
until the access request is
withdrawn. After a successful bus access, the T-SMINT I is automatically set into a
lower priority class, that is, a new bus access cannot be performed until the status "bus
free" is indicated in two successive frames.
If none of the devices connected to the IOM -2 interface request access to the D and C/
I0 channels, the TIC bus address 7 will be present. The device with this address will
therefore have access, by default, to the D and C/I0 channels.
Note: Bit BAC (CIX0 register) should be reset by the
μ
C when access is no more
requested, to grant other devices access to the D and C/I0 channels.
2.3.5.3
Stop/Go Bit Handling
The availability of the DU D channel is indicated in bit 5 "Stop/Go" (S/G) of the last octet
in DD channel 2 (
Figure 29
). The arbitration mechanism must be activated by setting
MODEH.DIM2-0=0x1.
S/G = 1 : stop
S/G = 0 : go
The Stop/Go bit is available to other layer-2 devices connected to the IOM -2 interface
to determine if they can access the D channel in upstream direction.
B1
B2
MON0
D CI0
IC1
IC2
MON1
CI1
MX
MR
MX
MR
BAC
TAD
Bus Accessed ("1" no TIC-BUS Access)
ITD02575.vsd
BAC
TAD
2
1
0
TIC-BUS Address (TAD 2 - 0)
DU
相關PDF資料
PDF描述
PEF82913F ?2B1Q Second Generation Modular ISDN NT (Intelligent)?
PEF82912H Low Cost Dual and Quad Video Amplifiers; Package: SO; No of Pins: 14; Temperature Range: 0°C to +70°C
PEG-3E-025B 40MHz Video Fader and DC Gain Controlled Amplifier; Package: SO; No of Pins: 14; Temperature Range: 0°C to +70°C
PEG-3E-500B Analog IC
PEG3E10B Consumer IC
相關代理商/技術參數(shù)
參數(shù)描述
PEF88002EV1.4 制造商:Infineon Technologies AG 功能描述:
PEF88004EV2.2-G 制造商:Rochester Electronics LLC 功能描述: 制造商:Infineon Technologies AG 功能描述:
PEF88008EV2.2 制造商:Infineon Technologies AG 功能描述:
PEF88102EV1.3-G 制造商:Infineon Technologies AG 功能描述:
PEF88204EV2.1 制造商:Infineon Technologies AG 功能描述: