MC68HC908JB8MC68HC08JB8MC68HC08JT8 — Rev. 2.3
Technical Data
Freescale Semiconductor
Table of Contents
7
Technical Data — MC68HC908JB8MC68HC08JB8MC68HC08JT8
Table of Contents
Section 1. General Description
1.1
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .27
1.2
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .27
1.3
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .28
1.4
MCU Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .30
1.5
1.5.1
1.5.2
1.5.3
1.5.4
1.5.5
1.5.6
1.5.7
1.5.8
1.5.9
1.5.10
Pin Assignments. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .32
Power Supply Pins (V
DD
, V
SS
). . . . . . . . . . . . . . . . . . . . . . .34
Voltage Regulator Out (V
REG
) . . . . . . . . . . . . . . . . . . . . . . .34
Oscillator Pins (OSC1 and OSC2) . . . . . . . . . . . . . . . . . . . .35
External Reset Pin (RST). . . . . . . . . . . . . . . . . . . . . . . . . . .35
External Interrupt Pins (IRQ, PTE4/D–) . . . . . . . . . . . . . . . .35
Port A Input/Output (I/O) Pins (PTA7/KBA7–PTA0/KBA0). .36
Port B (I/O) Pins (PTB7–PTB0) . . . . . . . . . . . . . . . . . . . . . .36
Port C I/O Pins (PTC7–PTC0) . . . . . . . . . . . . . . . . . . . . . . .36
Port D I/O Pins (PTD7–PTD0) . . . . . . . . . . . . . . . . . . . . . . .36
Port E I/O Pins (PTE4/D–, PTE3/D+, PTE2/TCH1,
PTE1/TCH0, PTE0/TCLK). . . . . . . . . . . . . . . . . . . . . . . .36
Section 2. Memory Map
2.1
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .39
2.2
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .39
2.3
I/O Section . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .41
2.4
Monitor ROM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .41