參數(shù)資料
型號: M68EC000
廠商: Motorola, Inc.
英文描述: 16/32 Bit Microprocesso(16/32位微處理器)
中文描述: 16/32位Microprocesso(16/32位微處理器)
文件頁數(shù): 33/184頁
文件大小: 1006K
代理商: M68EC000
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁當前第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁
MOTOROLA
M68000 8-/16-/32-BIT MICROPROCESSORS USER'S MANUAL
3-5
Table 3-1. Data Strobe Control of Data Bus
UDS
LDS
R/
W
D8–D15
D0–D7
High
High
No Valid Data
No Valid Data
Low
Low
High
Valid Data Bits
15–8
Valid Data Bits
7–0
High
Low
High
No Valid Data
Valid Data Bits
7–0
Low
High
High
Valid Data Bus
15–8
No Valid Data
Low
Low
Low
Valid Data Bits
15–8
Valid Data Bits
7–0
High
Low
Low
Valid Data Bits
7–0*
Valid Data Bits
7–0
Low
High
Low
Valid Data Bits
15–8
Valid Data Bits
15–8*
*These conditions are a result of current implementation and may not appear
on future devices.
Data Strobe (
DS
) (MC68008)
This three-state signal and R/
W
control the flow of data on the data bus of the
MC68008
. Table 3-2 lists the combinations of these signals and the corresponding data
on the bus. When the R/
W
line is high, the processor reads from the data bus. When
the R/
W
line is low, the processor drives the data bus.
Table 3-2. Data Strobe Control
of Data Bus (MC68008)
DS
R/
W
D0–D7
1
No Valid Data
0
1
Valid Data Bits 7–0 (Read Cycle)
0
0
Valid Data Bits 7–0 (Write Cycle)
Data Transfer Acknowledge (
DTACK
).
This input signal indicates the completion of the data transfer. When the processor
recognizes
DTACK
during a read cycle, data is latched, and the bus cycle is terminated.
When
DTACK
is recognized during a write cycle, the bus cycle is terminated.
3.4 BUS ARBITRATION CONTROL
The bus request, bus grant, and bus grant acknowledge signals form a bus arbitration
circuit to determine which device becomes the bus master device. In the 48-pin version of
the MC68008 and MC68EC000, no pin is available for the bus grant acknowledge signal;
this microprocessor uses a two-wire bus arbitration scheme. All M68000 processors can
use two-wire bus arbitration.
相關(guān)PDF資料
PDF描述
M68HC16 16-Bit Microcontroller(16位微控制器)
MAC08BT1 TRIAC 0.8 AMPERE RMS 200 thru 600 Volts
MAC08MT1 SENSITIVE GATE TRIACS
MAC08DT1 TRIAC 0.8 AMPERE RMS 200 thru 600 Volts
MAC08MT1 TRIAC 0.8 AMPERE RMS 200 thru 600 Volts
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
M68EM05F32 制造商:Motorola Inc 功能描述:
M68EM05J1A 制造商:Freescale Semiconductor 功能描述:Tools Development kit For Use
M68EM08AS/AZ60A 功能描述:仿真器/模擬器 EMULATION MODULE RoHS:否 制造商:Blackhawk 產(chǎn)品:System Trace Emulators 工具用于評估:C6000, C5000, C2000, OMAP, DAVINCI, SITARA, TMS470, TMS570, ARM 7/9, ARM Cortex A8/R4/M3 用于:XDS560v2
M68EM08AS/AZ60AE 功能描述:仿真器/模擬器 EMULATION MODULE RoHS:否 制造商:Blackhawk 產(chǎn)品:System Trace Emulators 工具用于評估:C6000, C5000, C2000, OMAP, DAVINCI, SITARA, TMS470, TMS570, ARM 7/9, ARM Cortex A8/R4/M3 用于:XDS560v2
M68EM08JB8E 功能描述:仿真器/模擬器 EMULATION BOARD RoHS:否 制造商:Blackhawk 產(chǎn)品:System Trace Emulators 工具用于評估:C6000, C5000, C2000, OMAP, DAVINCI, SITARA, TMS470, TMS570, ARM 7/9, ARM Cortex A8/R4/M3 用于:XDS560v2