Specifications ispLSI 1032EA USE ispMA CH 4A5 FOR NEW 5V DESIGNS Symbol Parameter Min Max Units tbtcp" />
參數(shù)資料
型號: ISPLSI 1032EA-170LT100
廠商: Lattice Semiconductor Corporation
文件頁數(shù): 10/16頁
文件大?。?/td> 0K
描述: IC PLD ISP 64I/O 5NS 100TQFP
標準包裝: 90
系列: ispLSI® 1000EA
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時間 tpd(1): 5.0ns
電壓電源 - 內(nèi)部: 4.75 V ~ 5.25 V
邏輯元件/邏輯塊數(shù)目: 32
門數(shù): 6000
輸入/輸出數(shù): 64
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 100-LQFP
供應(yīng)商設(shè)備封裝: 100-TQFP(14x14)
包裝: 托盤
其它名稱: ISPLSI1032EA-170LT100
3
Specifications ispLSI 1032EA
USE
ispMA
CH
4A5
FOR
NEW
5V
DESIGNS
Symbol
Parameter
Min
Max
Units
tbtcp
TCK [BSCAN test] clock pulse width
100
ns
tbtch
TCK [BSCAN test] pulse width high
50
ns
tbtcl
TCK [BSCAN test] pulse width low
50
ns
tbtsu
TCK [BSCAN test] setup time
20
ns
tbth
TCK [BSCAN test] hold time
25
ns
trf
TCK [BSCAN test] rise and fall time
50
mV/ns
tbtco
TAP controller falling edge of clock to valid output
25
ns
tbtoz
TAP controller falling edge of clock to data output disable
25
ns
tbtvo
TAP controller falling edge of clock to data output enable
25
ns
tbtcpsu
BSCAN test Capture register setup time
40
ns
tbtcph
BSCAN test Capture register hold time
25
ns
tbtuco
BSCAN test Update reg, falling edge of clock to valid output
50
ns
tbtuoz
BSCAN test Update reg, falling edge of clock to output disable
50
ns
tbtuov
BSCAN test Update reg, falling edge of clock to output enable
50
ns
Figure 2. Boundary Scan Waveforms and Timing Specifications
TMS
TDI
TCK
TDO
Data to be
captured
Data to be
driven out
Valid Data
Data Captured
btsu
T
bth
T
btcl
T
btch
T
btcp
T
btvo
T
btco
T
btoz
T
btcpsu
T
btcph
T
btuov
T
btuco
T
btuoz
T
Boundary Scan
相關(guān)PDF資料
PDF描述
ABM31DTAN-S189 CONN EDGECARD 62POS R/A .156 SLD
RGM06DRSD CONN EDGECARD 12POS DIP .156 SLD
M5LV-128/120-10YI IC CPLD 128MC 120I/O 160PQFP
183-015-213R181 CONN DB15 FEMAL .590" R/A NICKEL
MIC5206-3.0BMM TR IC REG LDO 3V .15A 8-MSOP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ispLSI1032EA-170LT100 功能描述:CPLD - 復(fù)雜可編程邏輯器件 USE ispMACH 4000V RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI1032EA-200 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:In-System Programmable High Density PLD
ISPLSI1032EA-200LT100 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI103L-80LJ 制造商:LATT 功能描述:
ISPLSI1048-50LG/883 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Electrically-Erasable Complex PLD