參數(shù)資料
型號: EPM7192SQC160-15
廠商: Altera Corporation
英文描述: Programmable Logic Device Family
中文描述: 可編程邏輯器件系列
文件頁數(shù): 33/62頁
文件大小: 1173K
代理商: EPM7192SQC160-15
Altera Corporation
33
MAX 7000 Programmable Logic Device Family Data Sheet
Table 21. MAX 7000 & MAX 7000E Internal Timing Parameters
Note (1)
Symbol
Parameter
Conditions
Speed Grade
Unit
MAX 7000E (-12P)
MAX 7000 (-12)
MAX 7000E (-12)
Min
Max
Min
Max
t
IN
t
IO
t
FIN
t
SEXP
t
PEXP
t
LAD
t
LAC
t
IOE
t
OD1
Input pad and buffer delay
1.0
2.0
ns
I/O input pad and buffer delay
1.0
2.0
ns
Fast input delay
(2)
1.0
1.0
ns
Shared expander delay
7.0
7.0
ns
Parallel expander delay
1.0
1.0
ns
Logic array delay
7.0
5.0
ns
Logic control array delay
5.0
5.0
ns
Internal output enable delay
(2)
2.0
2.0
ns
Output buffer and pad delay
Slow slew rate = off
V
CCIO
= 5.0 V
Output buffer and pad delay
Slow slew rate = off
V
CCIO
= 3.3 V
Output buffer and pad delay
Slow slew rate = on
V
CCIO
= 5.0 V or 3.3 V
Output buffer enable delay
Slow slew rate = off
V
CCIO
= 5.0 V
Output buffer enable delay
Slow slew rate = off
V
CCIO
= 3.3 V
Output buffer enable delay
Slow slew rate = on
V
CCIO
= 5.0 V or 3.3 V
Output buffer disable delay
C1 = 35 pF
1.0
3.0
ns
t
OD2
C1 = 35 pF
(7)
2.0
4.0
ns
t
OD3
C1 = 35 pF
(2)
5.0
7.0
ns
t
ZX1
C1 = 35 pF
6.0
6.0
ns
t
ZX2
C1 = 35 pF
(7)
7.0
7.0
ns
t
ZX3
C1 = 35 pF
(2)
10.0
10.0
ns
t
XZ
t
SU
t
H
t
FSU
t
FH
t
RD
t
COMB
t
IC
t
EN
t
GLOB
t
PRE
t
CLR
t
PIA
t
LPA
C1 = 5 pF
6.0
6.0
ns
Register setup time
1.0
4.0
ns
Register hold time
6.0
4.0
ns
Register setup time of fast input
(2)
4.0
2.0
ns
Register hold time of fast input
(2)
0.0
2.0
ns
Register delay
2.0
1.0
ns
Combinatorial delay
2.0
1.0
ns
Array clock delay
5.0
5.0
ns
Register enable time
7.0
5.0
ns
Global control delay
2.0
0.0
ns
Register preset time
4.0
3.0
ns
Register clear time
4.0
3.0
ns
PIA delay
1.0
1.0
ns
Low-power adder
(8)
12.0
12.0
ns
相關(guān)PDF資料
PDF描述
EPM7192SQC160-10 Programmable Logic Device Family
EPM7160SLC84-7 Programmable Logic Device Family
EPM7096 Programmable Logic Device Family
EPM7128E Programmable Logic Device Family
EPM7128S Programmable Logic Device Family
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EPM7192SQC160-15F 功能描述:IC MAX 7000 CPLD 192 160-PQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - CPLD(復(fù)雜可編程邏輯器件) 系列:MAX® 7000 標(biāo)準(zhǔn)包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應(yīng)商設(shè)備封裝:208-PQFP(28x28) 包裝:托盤
EPM7192SQC160-15N 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 192 Macro 124 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7192SQC160-7 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 192 Macro 124 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7192SQC160-7F 功能描述:IC MAX 7000 CPLD 192 160-PQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - CPLD(復(fù)雜可編程邏輯器件) 系列:MAX® 7000 標(biāo)準(zhǔn)包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應(yīng)商設(shè)備封裝:208-PQFP(28x28) 包裝:托盤
EPM7192SQC160-7N 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 192 Macro 124 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100