參數(shù)資料
型號: EP1S80F1508C6ES
廠商: Altera Corporation
英文描述: Stratix Device Family Data Sheet
中文描述: Stratix系列器件數(shù)據手冊
文件頁數(shù): 252/290頁
文件大?。?/td> 3559K
代理商: EP1S80F1508C6ES
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁當前第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁
4–72
Stratix Device Handbook, Volume 1
Altera Corporation
July 2005
Timing Model
Table 4–108. Stratix I/O Standard Output Delay Adders for Slow Slew Rate on Row Pins
I/O Standard
-5 Speed Grade
-6 Speed Grade
-7 Speed Grade
-8 Speed Grade
Unit
Min
Max
Min
Max
Min
Max
Min
Max
LVCMOS
2 mA
1,571
1,650
1,650
1,650
ps
4 mA
594
624
624
624
ps
8 mA
208
218
218
218
ps
12 mA
0
0
0
0
ps
3.3-V LVTTL
4 mA
1,571
1,650
1,650
1,650
ps
8 mA
1,393
1,463
1,463
1,463
ps
12 mA
596
626
626
626
ps
16 mA
562
590
590
590
ps
2.5-V LVTTL
2 mA
2,562
2,690
2,690
2,690
ps
8 mA
1,343
1,410
1,410
1,410
ps
12 mA
864
907
907
907
ps
16 mA
945
992
992
992
ps
1.8-V LVTTL
2 mA
6,306
6,621
6,621
6,621
ps
8 mA
3,369
3,538
3,538
3,538
ps
12 mA
2,932
3,079
3,079
3,079
ps
1.5-V LVTTL
2 mA
9,759
10,247
10,247
10,247
ps
4 mA
6,830
7,172
7,172
7,172
ps
8 mA
5,699
5,984
5,984
5,984
ps
GTL+
–333
–350
–350
–350
ps
CTT
591
621
621
621
ps
SSTL-3 Class I
267
280
280
280
ps
SSTL-3 Class II
–346
–363
–363
–363
ps
SSTL-2 Class I
481
505
505
505
ps
SSTL-2 Class II
–58
–61
–61
–61
ps
SSTL-18 Class I
2,207
2,317
2,317
2,317
ps
1.5-V HSTL Class I
1,966
2,064
2,064‘
2,064
ps
1.8-V HSTL Class I
1,208
1,268
1,460
1,720
ps
相關PDF資料
PDF描述
EP1S40 Replaced by PTN78060W :
EP1S60 Replaced by PTN78060W :
EP1S20 Replaced by PTN78060W :
EP1S25 Replaced by PTN78060W :
EP1S30 Stratix Device Family Data Sheet
相關代理商/技術參數(shù)
參數(shù)描述
EP1S80F1508C6N 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Stratix I 7904 LABs 1203 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP1S80F1508C7 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Stratix I 7904 LABs 1203 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP1S80F1508C7ES 制造商:ALTERA 制造商全稱:Altera Corporation 功能描述:Stratix Device Family Data Sheet
EP1S80F1508C7N 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Stratix I 7904 LABs 1203 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP1S80F1508I5ES 制造商:ALTERA 制造商全稱:Altera Corporation 功能描述:Stratix Device Family Data Sheet